• 易迪拓培训,专注于微波、射频、天线设计工程师的培养
首页 > 电子设计 > PCB设计 > PCB设计 > 半导体封装技术向垂直化方向发展

半导体封装技术向垂直化方向发展

录入:edatop.com    点击:

3D半导体封装技术的发展,使我们日常使用的许多产品(诸如手机、个人娱乐设备和闪存驱动器等)的形态和功能得以实现。对那些依赖胰岛素泵和去纤颤器等可植入医疗设备的患者来说,这些3D封装技术对提升生命质量起着关键作用。越来越多的半导体产品采用垂直化发展的堆叠式裸片、层叠封装(PoP)或穿透硅通道(TSV)等封装技术,功能密度、重量和可配置性方面的优势只是3D封装技术广受青睐的部分原因。每种封装方法都带来独特的好处。不过,为使这些方法充分发挥潜能,还需要采取有针对性的设计规划、实现和分析策略。

PoP是增长最迅速的封装形式之一,TechSearch International预计,到2012这几年间,其年复合增长率将达40%。PoP所具有的可进行封装级测试以及易于采用多渠道来源的能力使其成为最受OEM欢迎的选择,但这种封装技术也需审慎的协同和设计规划。典型的PoP包括基底封装内的一个大数字器件以及顶层封装内的某类存储器。存储器有可能是管脚排列固定的标准产品,所以,其封装布局没有太大灵活性。因此,设计的一个重要方面是协同顶层和底部封装的焊盘接口。当考虑到存储器可能源自多个渠道,而每个都可能具有不同管脚配置时,这就将成为一个严峻的设计挑战。

多基片规划

高效PoP器件实现的关键是进行合理的设计规划。由于 I/O焊盘环布局和封装与封装间接口的焊盘直接关联,所以PoP规划应优先或同时于芯片层的规划。理想情况是,接口成为设计规划的起点;存储器器件规定焊盘布置,而且必要时,I/O焊盘环位置要进行修改。在进行规划时,要将裸片粘贴方法考虑在内,因为用于线绑定的指状焊片配置以及用于倒装芯片的凸点模式,在封装接口焊盘和I/O焊盘环间起到中介连接点的作用。其它的规划考虑要素包括,底层封装的可布线性、网络名差异以及主印制板(PCB)。目标是实现一个满足内核逻辑连接性需求的I/O焊盘环布局,能获得最具成本效益的封装布局,例如,层数和过孔数最少,走线最短。

这种贯穿芯片、多种封装,甚至在某些场合还包括PCB的协同化设计规划给传统方法学带来严峻挑战,尤其是对采用不同工具和数据库进行封装和芯片设计的顺序设计流程。因此,设计团队经常需要协作,利用电子表格沟通焊盘配置设计。但这种方法的缺点在于,它是基于静态数据的“快照”,会导致大量迭代、易于出错的流程,这对缩短设计周期、降低成本起不到多大作用。

新一代EDA工具(例如Sigrity公司的OrbitIO Planner),通过将全部数据资源整合进一个公共的、一体化的规划环境中,给并行设计规划及其可行性带来创新方法。在设计还处在规划阶段时,线绑定和布线可行性功能就可提供多种方法,去评估与具体设计实现相关的各个方面。这种方法使焊盘布置变得容易,而且能在整个系统环境中推断并评估各种连接情况。一个一体化的芯片-封装-PCB数据模型自动将设计元素的变化衍播至邻近区域,对系统范围内的影响提供瞬时反馈。在具体设计实现之前,优化I/O焊盘环和封装到封装的连接性,以改善性能、成本和可制造性,从而最终获得及时、有效的PoP开发结果。 [p]

前瞻性建模

在设计流程的早期使用抽取结果,可使设计人员能够了解拓扑结构和实现选择对系统级行为产生的影响。在了解信号负载、延时、反射和耦合等情况之后,I/O设计人员可实现更加可靠的片上驱动器。类似地,在设计早期使用封装电源面和片上电源栅格电气模型,可使设计人员对封装和芯片之间的去耦电容布置进行权衡,以实现具有最佳性能、最低成本的设计。

利用可行性研究生成的迹线和线绑定长度,设计人员可大致估计信号网络的寄生参数。不过,提取功率传输系统寄生参数需要某种形式(即使近似)的物理实现。不连续的返回路径、电源面的共振以及去耦策略取决于物理实现。因此,在考虑是否分割功率传输面以及它们与信号完整性的交互作用方面,完整的封装提取为做出最终选择提供了很好的支持。这种选择必须在封装设计流程的早期就确定下来;在设计流程后期很难改变,即使提取量仅被用于最终验证,或为同事或客户提供最终设计的电气模型。

TSV封装是一种垂直封装形式,它有望实现更高的集成密度并支持高带宽的存储-逻辑接口。一些看法认为,当仅凭半导体工艺本身无法实现芯片缩放时,TSV封装可作为实现这一目标的手段。

在TSV技术中,是利用硅片上的通孔将裸片堆叠并直接相连,而不是采用线绑定或凸点焊接。尽管工艺技术不断演进,一些方法是先做过孔,而另一些是后做过孔,但都需要高度的协同设计规划,以便在考虑局部片上互连的同时,协调基底间的过孔位置。不过,关键的问题是缺少TSV规划和实现工具,而这会影响该技术获得广泛采用。

堆叠式裸片封装是另一种垂直封装形式,它将若干裸片以堆叠方式集成进单个封装中。与传统封装器件相比,这种形式的高度硅集成极大减小了所需的PCB面积。裸片间的紧密堆叠使该方式成为实现本地化高速、高带宽互连的理想选择,进一步降低了对PCB的要求。与PoP技术相比,堆叠式裸片封装能以更小的体积和重量提供更高的功能密度,但对可靠性和测试的要求必须贯穿在整个设计考虑中。

在开发过程中,堆叠式裸片封装的设计规划至关重要,这极大地影响到最终产品的复杂性和成本。

闂傚倸鍊搁崐鎼佸磹閹间礁纾归柟闂寸绾惧綊鏌熼梻瀵割槮缁炬儳缍婇弻鐔兼⒒鐎靛壊妲紒鎯у⒔閹虫捇鈥旈崘顏佸亾閿濆簼绨奸柟鐧哥秮閺岋綁顢橀悙鎼闂侀潧妫欑敮鎺楋綖濠靛鏅查柛娑卞墮椤ユ艾鈹戞幊閸婃鎱ㄩ悜钘夌;婵炴垟鎳為崶顒佸仺缂佸鐏濋悗顓熶繆閵堝繒鍒伴柛鐕佸亞缁鈽夊Ο蹇撶秺閺佹劙宕ㄩ璺攨缂傚倷绀侀鍕嚄閸撲焦顫曢柟鎹愵嚙绾惧吋鎱ㄥ鍡楀幋闁稿鎹囬幃婊堟嚍閵夈儮鍋撻崸妤佺叆闁哄洦姘ㄩ崝宥夋煙閸愯尙鐒告慨濠勭帛閹峰懘宕ㄦ繝鍌涙畼闂備浇宕甸崰鍡涘磿閹惰棄绠查柕蹇曞濞笺劑鏌嶈閸撴瑩顢氶敐鍡欑瘈婵﹩鍘兼禍婊呯磼閻愵剙顎滃瀛樻倐瀵煡顢楅崟顑芥嫼闂佸湱枪濞撮绮婚幘瀵哥閻犲泧鍛煂闁轰礁鐗婃穱濠囧Χ閸涱喖娅ら梺绋款儌閸撴繄鎹㈠┑鍥╃瘈闁稿本绋戝▍锝咁渻閵堝繒鍒伴柕鍫熸倐楠炲啯绂掔€e灚鏅┑鐐村灦钃遍悹鍥╁仱濮婅櫣鎷犻垾铏亶闂佽崵鍣︽俊鍥箲閵忕姭鏀介悗锝庝簽閸婄偤姊洪棃娴ゆ盯宕橀妸銉喘婵犵數濮烽弫鍛婃叏閻戣棄鏋侀柟闂寸绾捐銇勯弽顐粶闁绘帒鐏氶妵鍕箳閹存繍浠肩紒鐐劤椤兘寮婚悢鐓庣鐟滃繒鏁☉銏$厽闁规儳顕ú鎾煙椤旂瓔娈滈柡浣瑰姈閹棃鍨鹃懠顒佹櫦婵犵數濮幏鍐礃椤忓啰椹抽梻渚€鈧稓鈹掗柛鏂跨Ф閹广垹鈹戠€n亜绐涘銈嗘礀閹冲秹宕Δ鍛拻濞达絽鎲$拹锟犳煙閾忣偅灏甸柍褜鍓氬銊︽櫠濡や胶鈹嶅┑鐘叉搐缁犵懓霉閿濆牆鈧粙濡搁埡鍌滃弳闂佸搫鍟犻崑鎾绘煕鎼达紕锛嶇紒杈╁仱楠炴帒螖娴e弶瀚介梻浣呵归張顒勬偡閵娾晛绀傜€光偓閸曨剛鍘甸梺鎯ф禋閸嬪懎鐣峰畝鈧埀顒冾潐濞叉粓寮拠宸殨濞寸姴顑愰弫鍥煟閹邦収鍟忛柛鐐垫暬濮婄粯鎷呴懞銉с€婇梺闈╃秶缁犳捇鐛箛娑欐櫢闁跨噦鎷�...

闂傚倸鍊搁崐鎼佸磹閹间礁纾归柟闂寸绾惧綊鏌熼梻瀵割槮缁炬儳缍婇弻鐔兼⒒鐎靛壊妲紒鎯у⒔閹虫捇鈥旈崘顏佸亾閿濆簼绨奸柟鐧哥秮閺岋綁顢橀悙鎼闂侀潧妫欑敮鎺楋綖濠靛鏅查柛娑卞墮椤ユ艾鈹戞幊閸婃鎱ㄩ悜钘夌;婵炴垟鎳為崶顒佸仺缂佸鐏濋悗顓熶繆閵堝繒鍒伴柛鐕佸亞缁鈽夊Ο蹇撶秺閺佹劙宕ㄩ璺攨缂傚倷绀侀鍕嚄閸撲焦顫曢柟鎹愵嚙绾惧吋鎱ㄥ鍡楀幋闁稿鎹囬幃婊堟嚍閵夈儮鍋撻崸妤佺叆闁哄洦姘ㄩ崝宥夋煙閸愯尙鐒告慨濠勭帛閹峰懘宕ㄦ繝鍌涙畼闂備浇宕甸崰鍡涘磿閹惰棄绠查柕蹇曞濞笺劑鏌嶈閸撴瑩顢氶敐鍡欑瘈婵﹩鍘兼禍婊呯磼閻愵剙顎滃瀛樻倐瀵煡顢楅崟顑芥嫼闂佸湱枪濞撮绮婚幘瀵哥閻犲泧鍛煂闁轰礁鐗婃穱濠囧Χ閸涱喖娅ら梺绋款儌閸撴繄鎹㈠┑鍥╃瘈闁稿本绋戝▍锝咁渻閵堝繒鍒伴柕鍫熸倐楠炲啯绂掔€e灚鏅┑鐐村灦钃遍悹鍥╁仱濮婅櫣鎷犻垾铏亶闂佽崵鍣︽俊鍥箲閵忕姭鏀介悗锝庝簽閸婄偤姊洪棃娴ゆ盯宕橀妸銉喘婵犵數濮烽弫鍛婃叏閻戣棄鏋侀柟闂寸绾捐銇勯弽顐粶闁绘帒鐏氶妵鍕箳閹存繍浠肩紒鐐劤椤兘寮婚悢鐓庣鐟滃繒鏁☉銏$厽闁规儳顕ú鎾煙椤旂瓔娈滈柡浣瑰姈閹棃鍨鹃懠顒佹櫦婵犵數濮幏鍐礃椤忓啰椹抽梻渚€鈧稓鈹掗柛鏂跨Ф閹广垹鈹戠€n亜绐涘銈嗘礀閹冲秹宕Δ鍛拻濞达絽鎲$拹锟犳煙閾忣偅灏甸柍褜鍓氬銊︽櫠濡や胶鈹嶅┑鐘叉搐缁犵懓霉閿濆牆鈧粙濡搁埡鍌滃弳闂佸搫鍟犻崑鎾绘煕鎼达紕锛嶇紒杈╁仱楠炴帒螖娴e弶瀚介梻浣呵归張顒勬偡閵娾晛绀傜€光偓閸曨剛鍘甸梺鎯ф禋閸嬪懎鐣峰畝鈧埀顒冾潐濞叉粓寮拠宸殨濞寸姴顑愰弫鍥煟閹邦収鍟忛柛鐐垫暬濮婄粯鎷呴懞銉с€婇梺闈╃秶缁犳捇鐛箛娑欐櫢闁跨噦鎷�...
图1:为充分发挥3D半导体封装技术的潜力,需要有针对性的设计规划和分析策略。

射频工程师养成培训教程套装,助您快速成为一名优秀射频工程师...

天线设计工程师培训课程套装,资深专家授课,让天线设计不再难...

上一篇:基于任务的复杂武器系统可用性仿真研究
下一篇:基于混合建模的SoC软硬件协同验证平台研究

闂傚倸鍊搁崐鎼佸磹閹间礁纾归柟闂寸绾惧湱鈧懓瀚崳纾嬨亹閹烘垹鍊炲銈嗗笒椤︿即寮查鍫熷仭婵犲﹤鍟扮粻缁橆殽閻愭潙鐏村┑顔瑰亾闂侀潧鐗嗛幊鎰版偪閳ь剚淇婇悙顏勨偓鏍涙担鑲濇盯宕熼浣稿妳婵犵數濮村ú锕傚煕閹寸姵鍠愰柣妤€鐗嗙粭鎺懨瑰⿰鈧崡鎶藉蓟濞戙垺鍋愰柛鎰级鐠囩偤鎮楃憴鍕闁搞劌娼¢悰顔碱潨閳ь剟鐛崶銊﹀闁荤喐婢橀崢鐐测攽閿涘嫬浜奸柛濠冪墵瀹曟繈骞嬮敃鈧崹鍌炴煕閿旇骞橀柣顓炵墛閵囧嫰寮村Δ鈧禍鎯р攽椤旂》鏀绘俊鐐舵铻為柛鎰╁妷濡插牊绻涢崱妯曟垿藟閿濆鈷掑ù锝呮嚈瑜版帗鏅濋柕鍫濐槴閳ь剨绠撻幃婊堟偩鐏炵晫銈﹂梻浣侯攰閹活亞绮婚幋鐘电焼閻庯綆鍋佹禍婊堟煙閻戞ê鐏ラ柍褜鍓欓…鐑界嵁婵犲倵鏀介柛鈾€鏅滅€靛矂姊洪棃娑氬婵☆偅绋掗弲鍫曨敆閸屾粍锛忛梺鍝勵槼濞夋洖鐡梻浣哥枃椤曆呯矓閻㈠灚宕叉繝闈涱儏閻愬﹪鏌曟繛鍨仾閻庢俺妫勯埞鎴︽倷鐎涙ê闉嶉梺绯曟櫅閸熸潙鐣烽幋锕€绠婚悗闈涙憸椤旀洘绻涙潏鍓у埌闁哥喎鐏濈叅闁挎洖鍊搁悿鐐亜閹烘垵顏柛娆愭崌閺屾盯濡烽敐鍛瀷闂佸疇妫勯ˇ鐢稿蓟閿濆绠抽柟瀵稿С缁敻姊洪棃娑欐悙閻庢矮鍗抽悰顕€骞掑Δ鈧粻锝嗙節閸偄濮冮柟顕嗙秮濮婄粯鎷呴懞銉闂佸摜鍠嶉崡鍐茬暦娴兼潙鍐€妞ゆ挾鍋犻幗鏇㈡⒑閸濆嫭鍌ㄩ柛銊ョ秺閺屽宕堕妸褏鐦堥梺鍓茬厛閸嬪嫭鎱ㄩ崼銉ユ瀬闁割偁鍎查埛鎺懨归敐鍛殘鐟滅増甯╅弫鍕煕閹伴潧鏋涚紒鈧径灞稿亾楠炲灝鍔氭い锔诲灡椤㈠﹪姊绘担鍛婂暈婵炶绠撳畷瑙勫閺夋垹顦ㄩ梺閫炲苯澧存慨濠冩そ濡啫鈽夐幒鎴炲€e┑鐘殿暯閳ь剝娅曢幖鎰版煃缂佹ɑ宕屽┑鈥崇埣瀹曞崬鈻庨幋鐘愁潓闂傚倷绀侀崯鍧楁儍濠靛纾婚柟鍓х帛閻撴洟鏌¢崶銉ュ濠⒀呭閵囧嫰鏁傞崹顔肩ギ濠殿喖锕ュ钘夌暦椤愶箑绀嬫い鎾跺Т婵晫绱撻崒姘偓鍝ョ矓瀹曞洦顐芥慨妯垮煐閸嬫ɑ銇勯弬鎸庮潔闁绘梻鍘х粈鍌炴煟閹惧啿顒㈤柣搴弮濮婄粯鎷呴崨濠傛殘濠电偠顕滅粻鎾崇暦閵忥絻浜归柟鐑樺灩閸旓箑顪冮妶鍡楀潑闁稿鎹囬弻銊╁即閵娿倗鐩庡銈庡亜缁绘劗鍙呭銈呯箰閹冲孩绂掗銏♀拺闁告繂瀚峰Σ褰掓倵缁楁稑鍊婚弰鍌涚節绾板纾块柛瀣灴瀹曟劙寮介鐐茬€梺姹囧灪濞煎矂宕堕浣镐缓缂備礁顑堥鎶藉Ψ閵夊啫缍婇弫鎰板川椤撗勵棏婵犵數鍋熼鏇㈠礉閹达箑钃熺€广儱鐗滃銊╂⒑閸涘﹥灏甸柛鐘崇墵閹即顢氶埀顒€鐣峰鈧、娆戝枈鏉堛劎绉遍梻鍌欑窔濞佳囨偋閸℃稑绠犻幖杈剧悼閻滅粯绻涢幋鐐垫噮缂佲檧鍋撻梻浣圭湽閸ㄨ棄岣胯閻☆參姊虹拠鎻掝劉闁告垵缍婂畷銏$附缁嬭法鍘洪梺鍦亾濡炲潡寮繝鍥ㄧ厱闁圭偓顨呴幏鎴犳閹惰姤鈷掑ù锝呮嚈瑜版帒瀚夋い鎺戝閸ゅ苯螖閿濆懎鏆欓柣鎺戠仛閵囧嫰骞掗幋婵愪紝濠碘槅鍋呴崹鍦閹烘鏁婇柤娴嬫櫅椤も偓缂傚倷鐒﹂〃鍫ュ窗閺嶎厼鏄ラ柍褜鍓氶妵鍕箳閹存繍浠撮梺閫炲苯鍘哥紒鑸佃壘椤曪絾绂掔€e灚鏅i梺缁樺姈椤旀牠宕ラ崨瀛樷拻濞达絿鎳撻婊勭箾閹绘帞效鐎规洘鍨块獮姗€宕滄担鐚寸床闂備胶绮悷銏ゅ磻閹剧粯鐓曢柕濞垮劤閸╋絿鈧鍠栭…閿嬩繆閹间礁鐓涢柛灞剧煯缁ㄤ粙姊绘担鍛靛綊寮甸鍌滅煓闁硅揪瀵岄弫鍌炴煥閻曞倹瀚� | More...
射频和天线工程师培训课程详情>>

  网站地图