• 易迪拓培训,专注于微波、射频、天线设计工程师的培养
首页 > 电子设计 > PCB设计 > PCB设计 > PCB设计中如何优化设计来抑制杂讯源?

PCB设计中如何优化设计来抑制杂讯源?

录入:edatop.com    点击:

PCB设计中抑制杂讯源的方法:

1、在符合PCB设计规格的前提下,使用最低频率的时钟以及最和缓的上升时间。 

2、如果时钟电路在电路板外,则将相关的时序电路(如MCU)靠近连接器,否则,就放在母板中间。 

3、将震荡器平放于PCB并接地。 

4、尽可缩小时序信号的回圈区域。 

5、将数位I/O驱动器(digital I/O driver)放置于PCB外缘。 

6、将进入PCB的信号予以适当滤波。 

7、将离开PCB的杂讯信号予以适当滤波。 

8、使用碟状陶瓷电容(disk ceramic capacitor)或是多层陶瓷电容(multilayer ceramic capacitor) 做为数位逻辑IC的削尖电容。 

9、尽量将数位IC的despiking capacitor靠近IC旁边。 

10、使用排线包装的OP放大器,将"+"端接地,以"-"端作为输入信号端。 

11、提供适当的突波阻尼(surge absorber)给继电器线圈。 

12、使用45度角(圆弧更佳)的绕线以取代90度角来减少高频辐射。 

13、如果需要,在产生高频杂讯的电源线用feed-through capacitor连接外部。 

14、如果需要,在产生高频杂讯的电源线串接陶铁磁珠(ferrite bead)以滤除高频杂讯。 

15、将shield cable两端均接地(但并非作为地线),以降低电磁辐射。

射频工程师养成培训教程套装,助您快速成为一名优秀射频工程师...

天线设计工程师培训课程套装,资深专家授课,让天线设计不再难...

上一篇:电路板设计中原理 的设计步骤
下一篇:PCB电路设计的一般步骤

射频和天线工程师培训课程详情>>

  网站地图