• 易迪拓培训,专注于微波、射频、天线设计工程师的培养
首页 > 电子设计 > PCB设计 > PCB设计 > 减少PCB上的近场EMI的最佳方法

减少PCB上的近场EMI的最佳方法

录入:edatop.com    点击:

如今的汽车、工业、医疗和许多其它应用经常会用到一些敏感的模拟电路,这些电路在其工作环境中必须能完成它们的功能,同时还要保持对噪声干扰免疫。许多这些干扰由位于同一PCB上附近的“噪声”电路引发,这些噪声会耦合到PCB及其电路上的电缆接口。

减少PCB设计上电磁干扰(EMI)的最佳方法之一就是灵活地使用运算放大器。遗憾的是,在许多应用中,运算放大器的这个作用通常被忽略了。这可能是源于“运放易受EMI的影响,且必须采取额外的措施来增强其对噪声的抗干扰性”这样一种成见。尽管许多以前生产的器件确实是这样,但设计师可能没意识到,新近的运放通常具有比前世代更好的EMI免疫性能。设计师也可能不了解,或没考虑运放电路可以为减少其系统和PCB设计中的噪音所提供的关键优势。本文回顾EMI的来源,并讨论了有助于减轻敏感PCB设计上的近场EMI的运放特性。

1、EMI源、受扰电路和耦合机制

EMI是由无意且常常以不期望的方式冲击二级电路的电噪声源引起的干扰。在所有情况下,干扰噪声信号都是电压、电流、电磁辐射这三者之一,或噪声源以这三种形态的某种组合耦合到受扰的PCB电路上。

EMI不限于射频干扰。 “较低”频率范围内低于射频的频段存在强大的EMI源,如开关稳压器、LED电路和工作在几十到几百千赫范围内的电机驱动器。60Hz线电路噪声是另一个例子。噪声源通过四种可能的耦合机制中的一种,或多种将噪声传递到受扰PCB电路。四种方式中的三种被认为是近场耦合,包括:传导耦合、电场耦合和磁场耦合。第四种机制是远场辐射耦合,其中电磁能在多个波长上辐射。

2、差模噪声的有源滤波

有源运放滤波器可以在电路带宽内显着降低PCB上的EMI和噪声,但在许多PCB设计中它们未被充分利用。期望的差模(DM)信号可以被频带限制,而不需要的DM噪声被滤除掉。组合信号和噪声由一阶有源低通滤波器接收。差分运放电路的低通截止频率被设置为仅高于由R2和C1确定的所需信号带宽。

3、降低输入共模噪声

CM噪声可被描述为在两个运放输入端是公共(或相同)的噪声电压,并且不是运放试图测量或调节的预期差模信号的一部分。CM噪声可以多种方式发生。一个示例是:一个系统,其中一个PCB电路的接地参考电压与其接口的第二个PCB电路处于不同的电压电位。“接地”电压的差异可以是毫伏级或若干伏水平,并且PCB也可能发生在许多不同的频率。电压的这些差异会导致意外的压降并可能干扰连接电路的电流流动。具有众多电路的汽车、飞机和大型建筑物通常易受这种类型的干扰。

运放的一个关键优点是它们的差分输入级架构,以及在配置为差分放大器时抑制CM噪声的能力。为每个运放指定了共模抑制比(CMRR),但PCB电路的总CMRR还必须包括输入和反馈电阻的影响,电阻变化强烈影响CMRR。因此,需要容差为0.1%、0.01%或更好的匹配电阻、才能实现PCB板应用所需的CMRR。虽然PCB使用外部电阻可以实现良好的性能,但使用具有内部微调电阻的仪器或差分放大器也是一种选择。例如,INA188是具有内部微调电阻和104dB高CMRR的仪表放大器。

4、提高对RFI和其它高频EMI的抗扰度

如前所述,有源滤波和CMRR可以可靠地降低器件频带限制范围内PCB的电路噪声,包括高至MHz范围的DM和CM EMI。然而,暴露于高于预期工作频率范围的RFI噪声可能会导致PCB器件的非线性行为。运放在其高阻抗差分输入级最易受RFI影响,因为DM和CM RFI噪声可由内部二极管(由硅上的p-n结形成)整流。这种整流产生一个小的直流电压或偏移,被放大并可能在输出端表现为错误的直流偏移。根据系统的精度和灵敏度,这可能会产生不良的电路性能或行为。

幸运的是,使用两种方法之一可提高运放对RFI的免疫力(或降低易感性)。第一个也是最好的选择是使用EMI硬化的运放,它包括内部输入滤波器,可以抑制数十MHz至高达千MHz范围内的噪声。第二个选择是将外部EMI/RFI滤波器添加到运放的输入。如果PCB设计需要使用不包括内部EMI滤波器的器件,这可能是唯一选择。

5、低输出阻抗减小干扰

运放的另一个重要特性是其极低的输出阻抗,在大多数配置中通常为几欧姆或更小。要了解如何有益于降低EMI,请考虑EMI如何影响低阻抗和高阻抗PCB电路。在实际系统中,100至400 kHz范围内的I2C串行总线时钟在音频ADC和电路中很常见。虽然I2C时钟通常以突发(不连续)方式驱动,但此模拟显示了在时钟驱动时可能产生的影响。

在高密度音频和信息娱乐PCB设计中,在敏感音频走线附近的时钟走线的的确确会出现。只需几个pF的寄生PCB电容就可发生电容耦合、并将时钟噪声电流注入到受扰音频信号中。音频电路如何降低噪声? 事实证明,降低受扰电路的阻抗是降低其对耦合噪声敏感性的一种方法。 对于具有较高源阻抗(> 50Ω)的电路,可以通过最小化与电路负载相关的源阻抗来降低耦合噪声。

6、去耦的重要性

在电源引脚添加去耦电容,对于高频EMI噪声的滤除及增强运放电路的抗扰度非常有益。虽然探究去耦问题会马上进入深水区,但有一些适用于任何PCB设计的很好的“经验法则”。 电容的位置和PCB走线连接与所选电容一样重要,将电容尽可能靠近电源引脚。电容与PCB电源/接地的连接应尽可能短,可采用短走线或过孔连接。运放可以帮助减小PCB上的近场EMI,并强化系统设计。

射频工程师养成培训教程套装,助您快速成为一名优秀射频工程师...

天线设计工程师培训课程套装,资深专家授课,让天线设计不再难...

上一篇:PCB特性阻抗浅析
下一篇:PCB设计铜铂厚度、线宽和电流关系

射频和天线工程师培训课程详情>>

  网站地图