• 易迪拓培训,专注于微波、射频、天线设计工程师的培养
首页 > 电子设计 > PCB设计 > PCB设计 > PROTEL DXP2004 DRC 规则英文对照

PROTEL DXP2004 DRC 规则英文对照

录入:edatop.com    点击:

在PROTEL DXP2004中的DRC规则检查项目,对于一些英文水平较薄弱的朋友是一个大难题,特和同事对其进行整理一下,英文水平有限,仅供参考:
PROTEL DXP2004 DRC 规则英文对照

一、Error Reporting 错误报告

A:Violations Associated with Buses 有关总线电气错误的各类型(共12项)

  1. bus indices out of range 总线分支索引超出范围
  2. Bus range syntax errors 总线范围的语法错误
  3. Illegal bus range values 非法的总线范围值
  4. Illegal bus definitions 定义的总线非法
  5. Mismatched bus label ordering 总线分支网络标号错误排序
  6. Mismatched bus/wire object on wire/bus 总线/导线错误的连接导线/总线
  7. Mismatched bus widths 总线宽度错误
  8. Mismatched bus section index ordering 总线范围值表达错误
  9. Mismatched electrical types on bus 总线上错误的电气类型
  10. Mismatched generics on bus (first index) 总线范围值的首位错误
  11. Mismatched generics on bus (second index) 总线范围值末位错误
  12. Mixed generics and numeric bus labeling 总线命名规则错误

B:Violations Associated Components 有关元件符号电气错误(共20项)

  1. Component Implementations with duplicate pins usage 元件管脚在原理图中重复被使用
  2. Component Implementations with invalid pin mappings 元件管脚在应用中和PCB封装中的焊盘不符
  3. Component Implementations with missing pins in sequence 元件管脚的序号出现序号丢失
  4. Component contaning duplicate sub-parts 元件中出现了重复的子部分
  5. Component with duplicate Implementations 元件被重复使用
  6. Component with duplicate pins 元件中有重复的管脚
  7. Duplicate component models 一个元件被定义多种重复模型
  8. Duplicate part designators 元件中出现标示号重复的部分
  9. Errors in component model parameters 元件模型中出现错误的的参数
  10. Extra pin found in component display mode 多余的管脚在元件上显示
  11. Mismatched hidden pin component 元件隐藏管脚的连接不匹配
  12. Mismatched pin visibility 管脚的可视性不匹配
  13. Missing component model parameters 元件模型参数丢失
  14. Missing component models 元件模型丢失
  15. Missing component models in model files 元件模型不能在模型文件中找到
  16. Missing pin found in component display mode 不见的管脚在元件上显示
  17. Models found in different model locations 元件模型在未知的路径中找到
  18. Sheet symbol with duplicate entries 方框电路图中出现重复的端口
  19. Un-designated parts requiring annotation 未标记的部分需要自动标号
  20. Unused sub-part in component 元件中某个部分未使用

C:violations associated with document 相关的文档电气错误(共10项)

  1. conflicting constraints 约束不一致的
  2. duplicate sheet symbol name 层次原理图中使用了重复的方框电路图
  3. duplicate sheet numbers 重复的原理图图纸序号
  4. missing child sheet for sheet symbol 方框图没有对应的子电路图
  5. missing configuration target 缺少配置对象
  6. missing sub-project sheet for component 元件丢失子项目
  7. multiple configuration targets 无效的配置对象
  8. multiple top-level document 无效的顶层文件
  9. port not linked to parent sheet symbol 子原理图中的端口没有对应到总原理图上的端口
  10. sheet enter not linked to child sheet 方框电路图上的端口在对应子原理图中没有对应端口

D:violations associated with nets 有关网络电气错误(共19项)

  1. adding hidden net to sheet 原理图中出现隐藏网络
  2. adding items from hidden net to net 在隐藏网络中添加对象到已有网络中
  3. auto-assigned ports to device pins 自动分配端口到设备引脚
  4. duplicate nets 原理图中出现重名的网络
  5. floating net labels 原理图中有悬空的网络标签
  6. global power-objects scope changes 全局的电源符号错误
  7. net parameters with no name 网络属性中缺少名称
  8. net parameters with no value 网络属性中缺少赋值
  9. nets containing floating input pins 网络包括悬空的输入引脚
  10. nets with multiple names 同一个网络被附加多个网络名
  11. nets with no driving source 网络中没有驱动
  12. nets with only one pin 网络只连接一个引脚
  13. nets with possible connection problems 网络可能有连接上的错误
  14. signals with multiple drivers 重复的驱动信号
  15. sheets containing duplicate ports 原理图中包含重复的端口
  16. signals with load 信号无负载
  17. signals with drivers 信号无驱动
  18. unconnected objects in net 网络中的元件出现未连接对象
  19. unconnected wires 原理图中有没连接的导线

E:Violations associated with others有关原理图的各种类型的错误(3项)

  1. No Error 无错误
  2. Object not completely within sheet boundaries 原理图中的对象超出了图纸边框
  3. Off-grid object原理图中的对象不在格点位置

F:Violations associated with parameters 有关参数错误的各种类型

  1. same parameter containing different types 相同的参数出现在不同的模型中
  2. same parameter containing different values 相同的参数出现了不同的取值

二、Comparator 规则比较

A:Differences associated with components 原理图和PCB上有关的不同(共16项)

  1. Changed channel class name 通道类名称变化
  2. Changed component class name 元件类名称变化
  3. Changed net class name 网络类名称变化
  4. Changed room definitions 区域定义的变化
  5. Changed Rule 设计规则的变化
  6. Channel classes with extra members 通道类出现了多余的成员
  7. Component classes with extra members 元件类出现了多余的成员
  8. Difference component 元件出现不同的描述
  9. Different designators 元件标示的改变
  10. Different library references 出现不同的元件参考库
  11. Different types 出现不同的标准
  12. Different footprints 元件封装的改变
  13. Extra channel classes 多余的通道类
  14. Extra component classes 多余的元件类
  15. Extra component 多余的元件
  16. Extra room definitions 多余的区域定义

B:Differences associated with nets 原理图和PCB上有关网络不同(共6项)

  1. Changed net name 网络名称出现改变
  2. Extra net classes 出现多余的网络类
  3. Extra nets 出现多余的网络
  4. Extra pins in nets 网络中出现多余的管脚
  5. Extra rules 网络中出现多余的设计规则
  6. Net class with Extra members 网络中出现多余的成员

C:Differences associated with parameters 原理图和PCB上有关的参数不同(共3项)

  1. Changed parameter types 改变参数类型
  2. Changed parameter value 改变参数的取值
  3. Object with extra parameter 对象出现多余的参数

射频工程师养成培训教程套装,助您快速成为一名优秀射频工程师...

天线设计工程师培训课程套装,资深专家授课,让天线设计不再难...

上一篇:Protel dxp等长走线
下一篇:PROTEL 99SE的打印设置

射频和天线工程师培训课程详情>>

  网站地图