• 易迪拓培训,专注于微波、射频、天线设计工程师的培养
首页 > 电子设计 > PCB设计 > PCB设计 > 上拉电阻下拉电阻的总结

上拉电阻下拉电阻的总结

录入:edatop.com    点击:

  上拉电阻:
  、当TTL电路驱动COMS电路时,如果TTL电路输出的高电平低于COMS电路的最低高电平(一般为3.5V),这时就需要在TTL的输出端接上拉电阻,以提高输出高电平的值。
  、OC门电路必须加上拉电阻,才能使用。
  、为加大输出引脚的驱动能力,有的单片机管脚上也常使用上拉电阻。
  、在COMS芯片上,为了防止静电造成损坏,不用的管脚不能悬空,一般接上拉电阻产生降低输入阻抗,提供泄荷通路。
  、芯片的管脚加上拉电阻来提高输出电平,从而提高芯片输入信号的噪声容限增强抗干扰能力。
  、提高总线的抗电磁干扰能力。管脚悬空就比较容易接受外界的电磁干扰。
  、长线传输中电阻不匹配容易引起反射波干扰,加上下拉电阻是电阻匹配,有效的抑制反射波干扰。
  上拉电阻阻值的选择原则包括
  、从节约功耗及芯片的灌电流能力考虑应当足够大;电阻大,电流小。
  、从确保足够的驱动电流考虑应当足够小;电阻小,电流大。
  、对于高速电路,过大的上拉电阻可能边沿变平缓。综合考虑
  以上三点,通常在1k到10k之间选取。对下拉电阻也有类似道理

射频工程师养成培训教程套装,助您快速成为一名优秀射频工程师...

天线设计工程师培训课程套装,资深专家授课,让天线设计不再难...

上一篇:HDI的CAM制作方法与技巧
下一篇:如何设计阻抗控制方法

射频和天线工程师培训课程详情>>

  网站地图