• 易迪拓培训,专注于微波、射频、天线设计工程师的培养
首页 > 电子设计 > PCB设计 > PCB设计 > 数字控制系统EMI问题探讨

数字控制系统EMI问题探讨

录入:edatop.com    点击:

 

  一、数字控制电路的EMI主要来源及对策

  电子电路的电磁兼容能力在很大程度上取决于所设计的元器件及其相互联接的方式。反馈信号线会形成天线,产生电磁能量辐射,其幅值决定于电流幅值、频率、电流环的面积。控制电路的EMI来源主要有三种:电源线、高频信号线和晶振电路。

  (1) 电源

  在任何时候,当CMOS器件改变其输出状态时,两个互补的晶体管存在换流,其结果增加了电源电流,这种尖峰电流将直接通过或多或少的电源线回路上,实践证明这种尖峰电流将会导致非常可观的电磁干扰。

  在电源引脚处接以100nF的瓷片旁路电容是较好的去耦办法。然而,电路寄生元件,如封装的引脚阻抗和电源线,会形成等效的天线,旁路电容并不能完全有效地减少电流尖峰,因此,也就不能消除干扰。为了抑制电流尖峰特别是电源线上的电流尖峰,使电流尖峰不影响到其他元器件,通过在去耦电容和电源线之间增加磁芯电感(铁氧体环形磁芯)可以得到改善,磁芯电感应靠近集成芯片,这可减少其干扰。

  (2)信号线

  具有高频信号的信号线、低位地址线、时钟、串口等,其通常接CMOS输入终端,相当于几个100kΩ电阻和10pF电容并联的负载,这一负载的充电和放电均会产生尖峰电流,形成电磁干扰。一个可能减少此电流的办法是在输出端串接一个大约50Ω的电阻。传输线理论表明,只要输出电阻(内部电阻+外部电阻)小于或等于线路阻抗(其典型值为70Ω~120Ω),这一电阻在速度上就没有负面影响。

  第二个预防措施是天线(信号及其响应的返回线)应尽可能少,最有效的方法也是最简单的方法是关键的线应尽可能短。如时钟线、位地址线、以及其他数据线。TMS320C24X CPU时钟,复位后由CLKOUT1关掉,当在实际应用中没有用到该脚时,建议将CLKOUT1关掉。当没有用外部存储器时,将这些引脚接上拉或下拉电阻,可避免由于浮置输入端而引起的内部电流所产生的内部干扰。

  (3)晶振

  在数字控制系统中高频振荡的晶振通常出现在时钟发生器中,当利用晶振与C24X内部晶振组合时,为了减少这部分的EMI,应减少这一部分的电流通路所围成的面积。由于晶振的在谐振频率处具有高阻抗(约为100kΩ)特性,因而晶振谐振频率点的电流是很小的。然而,输出电压是CMOS变换器的输出电压,是方波信号,其中包含大量谐波,因此,晶振就不再是高阻抗,这会导致较大的谐波电流,串联电阻可以减少相应的电流,串联电阻Rs应在1kΩ范围内。

  在振荡频率处,两个旁路电容提供了低阻抗特性,因此,有相当的电流流过旁路电容。同时,为了减少电磁辐射,这一部分电路所围成的面积应该尽量小。

  二、数字控制电路的常用抗干扰措施

  (1)交流电源输入端采用电感电容滤波,去掉高频和低频干扰脉冲。

  (2)变压器采用隔离措施,变压器初级输入端并接电容,初次级线圈间屏蔽层接大地,这是硬件抗干扰的关键手段。

  (3)变压器次级加低通滤波器,吸收变压器产生的浪涌电压。

  (4)用集成式直流稳压电源,因为它们通常具有过流、过压、过热等保护。建议使用单端反激电源,因为单端反激电源的工作原理是先将输入能量储存在变压器中,再将能量传递到副边,因此,电源输入端的差模干扰对副边没有影响,因此其抗外界电磁干扰能力要相对强些。

  (5)I/O口采用光电、磁电、继电器隔离,去掉公共地线。

  (6) 通信线用双绞屏蔽线,排除平行电容干扰,强干扰环境中应采用光纤,如防雷电环境中采用光纤隔离最有效。

  (7)电源装置外壳接大地,解决人身安全及防外界电磁干扰。

  (8)加复位电压检测电路,防止复位不充分,CPU就工作,尤其是含有EEPROM器件的电路,复位不充分会改变EEPROM的内容。

  (9)少用分离门电路,多用集成度高的元器件来代替分离门电路,这样有利于减少由于外部连线较多而产生相互干扰和振荡。

  (10)印制板抗干扰工艺

  ① 电源线加粗;合理走线、接地;三总线分开,减少互感振荡。

  ② CPU、RAM、ROM等主要芯片,VCC和GND之间接电解电容和瓷片电容,去掉高、低频干扰脉冲。

  ③ 采用独立系统结构,减少插件与连线,提高可靠性,减少故障率。

  ④ 集成块与插座接触可靠,用双簧插座或军品插座,最好将集成块直接焊在印制板上,防止相互之间接触不良故障。

  ⑤有条件采用四层以上的印制板,中间两层为电源层和地线层。

  三、控制系统的电磁干扰屏蔽技术

  电力电子设备中,由于存在剧烈的di/dt,因而会对周围的控制电路产生电磁干扰,导致控制电路工作异常,di/dt越大,电磁干扰就越强,另外,电力电子设备中往往使用变压器进行电压变换或实现隔离。由于变压器的存在漏磁,会对周围形成磁场干扰,因此,为保障控制电路不受干扰,需对控制电路进行电场屏蔽和磁场屏蔽。

  四、软件抗干扰设计

  1)多用查询代替中断,把中断减少到最少,中断信号连线长度应不大于0.1m,以避免误触发和感应触发。

  2)A/D转换采用数字滤波,以防止突发性干扰。如采用平均法、比较平均法等。

  3)在软件中的关键地方设置看门狗,即使软件走飞也能从头开始。

  4)对于输入的开关信号进行延时去抖动。

  5)I/O口正确操作,必须检查口执行命令情况,防止外部故障不执行控制命令。

  6) 通信应加奇偶校验或采用查询、表决、比较等措施,防止通信出错。必要时,重新复位通信寄存器设置,防止通信错误而导致通信失败或造成其他故障。

  五、抗电磁干扰的控制方案选择

  根据电磁干扰理论,常用的几种电源波形,就其电磁干扰而言,由小到大是:高斯波形,余弦波,临界阻尼指数波,梯形波,锯齿波,三角波,矩形波。因此,采用软开关电路可以减少主电路对控制电路的电磁干扰。采用空间矢量PWM或不恒定的PWM产生器也可以减少电磁干扰。

  在完成PCB后,C24X的PWM单元通过优化开关模式可以进一步减少EMI,以三相直流全桥逆变电路为例。

  典型的PWM模式有三种,对称、不对称、空间矢量,不同的PWM模式对EMI辐射的影响是不同的。所有的PWM模式在C24X PWM单元中都有支持。

  对称PWM控制方案由du/dt和di/dt所产生的电磁干扰大约只有不对称PWM控制方案的66%。而空间矢量PWM控制方案所产生的电磁干扰与对称PWM相比减少了30%[1]。

  研究表明,PWM频率恒定时电路所产生的EMI及其谐波均很大,对PWM频率进行微小改变就可以大幅减少EMI,如采用三角载波在一定频率内随机变化等。

 

射频工程师养成培训教程套装,助您快速成为一名优秀射频工程师...

天线设计工程师培训课程套装,资深专家授课,让天线设计不再难...

上一篇:如何用屏蔽夹取代屏蔽框一
下一篇:PCB丝印工艺小原则

射频和天线工程师培训课程详情>>

  网站地图