- 易迪拓培训,专注于微波、射频、天线设计工程师的培养
原理 设计checklist(BASEBAND)
录入:edatop.com 点击:
八.BASEBAND
项次 | 内容 | 原则 |
1 | GPIO设置 | (1)对6600B芯片,GPIO 设置不能冲突,一个REGISTER GROUP的不能选不同FUCNTION SELECT的功能 |
(2)对6600B芯片,RF_CTL0,1,2,3不能做GPIO | ||
2 | 器件选用 | (1)器件的额定电流电压或功率要有一定的DERATING (80%),钽电容的电压DERATING为60% |
(2)上拉,下拉电阻需满足器件要求,在允许情况下尽量选大,一般不小于100K。 | ||
3 | 所有接口电路加ESD器件 | |
4 | 加公司名称,设计名称,版本控制 | |
5 | 设计GRID设为100 | |
6 | 对于较高速度的总线(如13M以上),是否考虑了总线的驱动能力,是否进行了阻抗匹配 | |
7 | 当采用其它公司的附件时,是否清楚对端的接口电路设计,确保与我们的电路匹配 | |
8 | 对电流较大的通路是否考虑了通路上器件的内阻,以免器件上压降过大 | |
9 | 上电顺序 | 是否考虑了器件间的上电顺序,以避免CMOS器件的闩锁 |
10 | 器件布局要避开结构的螺丝柱 | |
11 | 是否考虑了UART pin对其它pin倒灌产生的不良影响 |
射频工程师养成培训教程套装,助您快速成为一名优秀射频工程师...
射频和天线工程师培训课程详情>>