• 易迪拓培训,专注于微波、射频、天线设计工程师的培养
首页 > 电子设计 > EMC/EMI 设计 > 电磁兼容技术问答 > 辐射骚扰RE不过,在摄像模式下

辐射骚扰RE不过,在摄像模式下

录入:edatop.com    点击:
最近做一个FCC认证,辐射连续骚扰在330MHz,432MHz超标,用探头探测到主板地在此模式下杂波严重,哪位高手提高点思路看看?
[img][/img]
document.body.clientWidth*0.5) {this.resized=true;this.width=document.body.clientWidth*0.5;this.style.cursor='pointer';} else {this.onclick=null}" alt="" />


将主板地和LCD板地接在一起就能好些!
这跟电源和GND肯定没关系很大可能就是视频信号的时钟噪声先要加强信号的屏蔽 屏蔽层良好接地如果还不行 只能衰减
其次的可能是某无辜电缆带出来的

首先在屏的电源线上加滤波看看,不行的话估计要牺牲下数位信号的上升速率和幅度了,

将主板地和LCD板地接在一起就能好些!

确认下是屏方面的问题还是camera电源的问题,貌似camera下屏的数据量有点大,可以看看开camera拔掉屏的情况。

视频信号的时钟 衰减

串联过30欧姆电阻在里面,但摄像头不能工作,10欧姆的电阻对峰峰值基本没影响!

加PI网络,可以衰减和减少杂讯

可以并电容 可以串电阻保证显示正常的情况下
可以让软件实现展频
我都讲啦

非常感谢强人 kang9999的无私帮助,经过将视屏信号频率从48MHz降到24MHz后,辐射骚扰测试的确有明显改善,勉强能过测试。所以还想问问kang9999,还有什么方法实现信号衰减?衰减信号的幅度?
另外想认识下kang9999,这是我的QQ号:270039586,TKS!

可以并电容 可以串电阻保证显示正常的情况下
可以让软件实现展频
你拔掉屏 LVDS信号还会有输出
另外 整个屏蔽层上都会有LVDS的时钟噪声所以 无论屏哪端 还是CAMERA那端都要良好接地但 也不一定解决问题噪声太强的话
所以 时钟问题 首选衰减其次考虑屏蔽接地

高手,能否详细解释下LVDS,如何衰减?还有就是我们已经去掉屏,摄像头出于工作状态下,杂波还是很大,所以说和LCD关系不吧?

都说是视频信号的时钟了要衰减LVDS的时钟屏蔽层要良好接地(至少两端)
待机黑屏LVDS还是有输出的

有没有可能是电源的原因,因为有一次对电源完全包好后,测试居然过了,但后来却又不重现了。
前面各位高手的方法,比如拔掉屏,由于拔掉屏后无法开摄像头,所以为实现,但分别在开摄像头下,待机器待机黑屏后测试过,发现影响不大

摄像头的两个时钟信号(48MHz,12MHz)以及供电,和两根数据线,都串过磁珠(@600MHz),主板探测的时候杂波好些,但测试辐射时候,还是一样,想不明白了?

这是个好话题,楼主和kany9999继续加油!
刚刚第一次再用LVDS信号TFT屏,没想到LVDS这么小的电压摆幅也会有问题,楼主请确认你的LCD屏是LVDS信号的还是普通信号?
kany9999大侠说的应该是阻容滤波,楼主你可以试试,光串电阻效果有限.

楼主 还是把结果晒出来 大家分享一下

遇见强人幸福列

LVDS时钟信号上有1.25的共模偏置电压,可能是共模骚扰产生的原因

时钟衰减要做到两端衰减 源端和末端中间部分再预留个位置
只是单端衰减 即使有效果 信号质量也会差
最近搞了个案子 分板板间连线有两个单端时钟线辐射高的很附近的地上全都是噪声任何接地的连线都会带出去
开始 源端串BEAD衰减 并电容 都没效果 电容确实不给力 后来选了个高点的BEAD辐射可过功能也正常 但信号质量测不过
后来没办法 源端和末端都串BEAD 而且还不高 时钟噪声完全都没有了地也干净的很信号质量也OK的
所以以后时钟线一定要源端 中间 和末端 都预留位置 两端匹配着串BEAD很容易解时钟辐射问题

EMC电磁兼容设计培训套装,视频教程,让您系统学习EMC知识...

射频工程师养成培训教程套装,助您快速成为一名优秀射频工程师...

上一篇:手机静电ESD测试标准
下一篇:芯片级ESD设计书籍,免费送

EMC培训课程推荐详情>>

EMC电磁兼容视频培训教程EMC 电磁兼容设计专业培训视频套装,3门视频教程,让你系统学习电磁兼容知识和应用【More..

易迪拓培训课程列表详情>>

我们是来自于研发一线的资深工程师,专注并致力于射频、微波和天线设计工程师的培养

  网站地图