• 易迪拓培训,专注于微波、射频、天线设计工程师的培养
首页 > 电子设计 > EMC/EMI 设计 > 电磁兼容技术问答 > 求解 ,目前发现ESD 屏闪一下就恢复,原因排查中

求解 ,目前发现ESD 屏闪一下就恢复,原因排查中

录入:edatop.com    点击:
各位大侠:
目前小弟遇见一个奇怪问题,手机屏为无中框设计,四周无法与地相接,ESD 打正面屏朝上,和上壳缝隙处,都会出现屏闪亮线,或者闪烁一次。原因还在排查中..
目前整改方案,屏的FPC 大面积接手机中框地,屏接口用绝缘mylar 和 导电布旁路。现在是+- 6KV 可以通过,但是+-8KV 就是闪。
请各位给点方向,感谢!

可以考虑软件屏加ESD check试下。

LCD有金属背框吧,把背框和主板用泡棉或导电布接起来,接的面积要大一些

试过了,效果不明显,感谢

无背框,也不让贴铝箔,所以还在debug...

轻微闪没问题吧

你好:
◆在8KV时对LCD四周和前壳缝隙放电,出现白屏 3秒内可恢复现象 在超过4KV 以上会判定为NOK1 最终的报告不会判定为NG 。不知道你门公司有没相应的标准。楼上也有人说了这个观点。
◆从你的问题来看
1、LCD四周都没有接地,也没有铁框导走静电,这种设计在前期项目评估中就要告知项目组ESD风险。这种低成本的项目ESD问题前期就要让项目组有准备。以减轻我们工程师调试压力。(当然问题肯定是要努力去解决)
2、从硬件角度:既然没有路径导走静电,那么对LCD和上壳缝隙处的放电要么被堵住,要么直接放电到LCD上,还有第3个路径,不知道你门的TP是不是做在LCD一起的,如果是的话,TP的走线会刚好在缝隙下。会释放到TP的FPC上。
1)堵住是基本不可能的,结构设计在缝隙下面缝隙会有泡棉垫着LCD。这块我没有做实验,你可以实验下。
2)直接放电到LCD上,这个跟静电强度有关。像我们做过实验,15KV 这种情况直接会放电到LCD本体,对应区域的显示会不正常。如果持续这样放电一段时间,会导致LCD硬件永久失效。
3)放电到TP的FPC上,TP 的FPC走线刚好在缝隙下,FPC信号线外面有一圈铺地。我们的更改方案是让TP厂家减少了FPC外围包地。有所改善。
3。楼上说的软件check你也可以试下,我们遇到一个TP跳点的问题。就是通过LCD驱动抓LOG信息更改驱动解决的。
最后,本人经验有限,所说的仅供发散参考,欢迎大家一起友善讨论ESD静电技术。

你好:
◆在8KV时对LCD四周和前壳缝隙放电,出现白屏 3秒内可恢复现象 在超过4KV 以上会判定为NOK1 最终的报告不会判定为NG 。不知道你门公司有没相应的标准。楼上也有人说了这个观点。
◆从你的问题来看
1、LCD四周都没有接地,也没有铁框导走静电,这种设计在前期项目评估中就要告知项目组ESD风险。这种低成本的项目ESD问题前期就要让项目组有准备。以减轻我们工程师调试压力。(当然问题肯定是要努力去解决)
2、从硬件角度:既然没有路径导走静电,那么对LCD和上壳缝隙处的放电要么被堵住,要么直接放电到LCD上,还有第3个路径,不知道你门的TP是不是做在LCD一起的,如果是的话,TP的走线会刚好在缝隙下。会释放到TP的FPC上。
1)堵住是基本不可能的,结构设计在缝隙下面缝隙会有泡棉垫着LCD。这块我没有做实验,你可以实验下。
2)直接放电到LCD上,这个跟静电强度有关。像我们做过实验,15KV 这种情况直接会放电到LCD本体,对应区域的显示会不正常。如果持续这样放电一段时间,会导致LCD硬件永久失效。
3)放电到TP的FPC上,TP 的FPC走线刚好在缝隙下,FPC信号线外面有一圈铺地。我们的更改方案是让TP厂家减少了FPC外围包地。有所改善。
3。楼上说的软件check你也可以试下,我们遇到一个TP跳点的问题。就是通过LCD驱动抓LOG信息更改驱动解决的。
最后,本人经验有限,所说的仅供发散参考,欢迎大家一起友善讨论ESD静电技术。
忘记了登陆。补发一下

大牛,学习了

学习,学习

学习了,学习

学习了

大牛,学习了!

向大神学习。

EMC电磁兼容设计培训套装,视频教程,让您系统学习EMC知识...

射频工程师养成培训教程套装,助您快速成为一名优秀射频工程师...

上一篇:ESD问题求助
下一篇:RSE 二次谐波问题指教

EMC培训课程推荐详情>>

EMC电磁兼容视频培训教程EMC 电磁兼容设计专业培训视频套装,3门视频教程,让你系统学习电磁兼容知识和应用【More..

易迪拓培训课程列表详情>>

我们是来自于研发一线的资深工程师,专注并致力于射频、微波和天线设计工程师的培养

  网站地图