• 易迪拓培训,专注于微波、射频、天线设计工程师的培养
首页 > 电子设计 > EMC/EMI 设计 > 电磁兼容技术问答 > 各位该电路中电源和地噪声产生的原因

各位该电路中电源和地噪声产生的原因

录入:edatop.com    点击:
图中是一个TTL电路,请各位高手帮忙分析下当输出变化时,ICC,VCC,IG,VG产生不同噪声的原理?谢谢!



应该是push and pull 输出的交越失真,模拟电子的书中都有介绍
建议你把二极管放到Q2的发射基 调调试试

回去又看了看数电。
当Vi=ViH,Vo=VoL时,Q2和Q4导通,Q4工作在深度饱和状态;
当Vi=ViL,Vo=VoH时,Q2和Q4导通,Q4要处于截至状态;也就是说Vo从底电平变到高电平的过程中,Q4要从深度饱和变到截至状态,这个过程要比Q3从截至变到导通时间长一点。所以,输出电平变换的同时,Q3和Q4同时导通,所以会产生一个大的尖峰电流。反之,Q3一般工作在放大状态,输出有高变底的时候,Q3要达到截止要快的多,脉冲电流也小。实际上的输出不会是如此理想的双边等斜率,等下降时间的电压波形。
这个脉冲电流可能在电源和地之间产生一个扰动,一般考虑电源是否可承受很多个门同时使用时因脉冲产生的平均电流之和

EMC电磁兼容设计培训套装,视频教程,让您系统学习EMC知识...

射频工程师养成培训教程套装,助您快速成为一名优秀射频工程师...

上一篇:关注手机静电--设计是源头
下一篇:为什么要对产品做电磁兼容设计

EMC培训课程推荐详情>>

EMC电磁兼容视频培训教程EMC 电磁兼容设计专业培训视频套装,3门视频教程,让你系统学习电磁兼容知识和应用【More..

易迪拓培训课程列表详情>>

我们是来自于研发一线的资深工程师,专注并致力于射频、微波和天线设计工程师的培养

  网站地图