- 易迪拓培训,专注于微波、射频、天线设计工程师的培养
晶振偶次谐波干扰的问题,很郁闷呀
请问,偶次谐波干扰那一部分电路?
是空间泄露还是管脚泄露呢?空间的话可以在晶振外面加一个吸波材料!
你这个应该是有源晶振吧,
和基频相差倍数较少的谐波是很难消除的,过多的消弱会导致时钟频率出问题。
也就是说基频是4M,去除8M的谐波后其波形变化会比较大,甚至影响到4M基频的确认。
在这种情况下可以考虑的是:骚扰路径和敏感受扰器件
如果金属外壳的晶振可以先试试将外壳多端搭接到附近的低阻抗GND上(效果有时不明显)
最主要的是看谐波的路径是传导还是辐射(包括串扰)
还有就是你敏感受扰器件是否合理的EMS了
一般情况下针对晶振的布线尽可能靠近驱动电路,要短。晶振下方不能走敏感trace,还有很多具体要看你的电路了。
简单整改的话可以试试给输出串一电阻(50100ohm),然后给晶振加金属屏蔽罩试试(尽管辐射的可能性比较小)
不好回答,要具体的局部电路才能明确给你答复,不然只能从一般的角度进行解答了
谐波干扰 如何去除
屏蔽是很好的选择
学习学习了……
楼主,这类晶振产生的谐波干扰问题比较普遍,通常的解决办法主要从以下几个方面考虑:1、如果晶振产生的谐波干扰以辐射和耦合为主,采取的措施就是对晶振进行屏蔽处理,将晶振外层加小型屏蔽盒,同时对晶振的外出引线进行滤波抑制。这里比较关键的一点就是要将晶振外加的屏蔽层良好接地;2、如果干扰特性是由于晶振引线上的传导引起的,这就需对引线进行滤波处理,通常可以加装通过式滤波器,也就是串到引线上的那种。不过滤波器的选择很关键,既不能影响晶振的正常信号,又要起到滤除杂散,需要根据测试的数据进行针对性的研制滤波器;3,如果分析之后,从被干扰的设备采取防电磁干扰措施比较简单可行的,那样就更为简单了,主要就是对受到干扰的设备进行屏蔽或加装滤波处理,提高敏感设备自身的抗干扰能力。
另外说下,设备产生时钟的晶振,4MHZ,在8M、16M...124M、128M都有干扰,在引脚加去耦电容,这种措施不是都可行的,加上去耦电容后,可能对整个电路产生自激,干扰反而加大了。
以上说的都是针对后期产品进行整改的办法。如果在设计的初期,可以从电路板的结构设计上进行更改,这样更有效。这点对于PCB设计的朋友来说,可能更为清楚。
EMC电磁兼容设计培训套装,视频教程,让您系统学习EMC知识...