- 易迪拓培训,专注于微波、射频、天线设计工程师的培养
高速FIR滤波器的设计与FPGA实现
录入:edatop.com 点击:
高速FIR滤波器的设计与FPGA实现
内容简介:针对高速FIR数字滤波器的实现问题,提出了一种基于FPGA的设计方案。以128阶的带通数字滤波器为例,介绍了在FPGA上应用分布式(DA)算法和流水线技术来设计与实现该滤波器。具体实现过程中,采用VHDL硬件描述语言和原理图相结合的方法来设计。为了满足实时性要求,采用了全并行结构,对查找表多次例化,以硬件开销为代价来提高运算速度。通过时序仿真和硬件测试,验证了滤波器满足了设计要求,从而证明上述算法和实现方法是可行的。
作者:卫强, 叶亮, 刘其中,
关键词:FIR数字滤波器, 分布式算法, FPGA, 流水线技术, 结构设计
上一篇:YIG滤波器的补偿电路设计
下一篇:超宽阻带混合单元缺陷地面结构滤波器