- 易迪拓培训,专注于微波、射频、天线设计工程师的培养
关于层次电路图ERC的问题
各位高手:
我在做三级层次图时,ERC检测时发现问题如下:
#1 Error Duplicate Sheet Numbers 0 main.Sch And POWER
#2 Error Duplicate Sheet Numbers 0 main.Sch And OSC
#3 Error Duplicate Sheet Numbers 0 main.Sch And ADC
#4 Error Duplicate Sheet Numbers 0 main.Sch And A-D-1
#5 Error Duplicate Sheet Numbers 0 main.Sch And A-D-2
#6 Error Duplicate Sheet Numbers 0 main.Sch And A-D-3
#7 Error Duplicate Sheet Numbers 0 main.Sch And A-D-4
#8 Error Duplicate Sheet Numbers 0 POWER And OSC
#9 Error Duplicate Sheet Numbers 0 POWER And ADC
#10 Error Duplicate Sheet Numbers 0 POWER And A-D-1
#11 Error Duplicate Sheet Numbers 0 POWER And A-D-2
#12 Error Duplicate Sheet Numbers 0 POWER And A-D-3
#13 Error Duplicate Sheet Numbers 0 POWER And A-D-4
#14 Error Duplicate Sheet Numbers 0 OSC And ADC
#15 Error Duplicate Sheet Numbers 0 OSC And A-D-1
#16 Error Duplicate Sheet Numbers 0 OSC And A-D-2
#17 Error Duplicate Sheet Numbers 0 OSC And A-D-3
#18 Error Duplicate Sheet Numbers 0 OSC And A-D-4
#19 Error Duplicate Sheet Numbers 0 ADC And A-D-1
#20 Error Duplicate Sheet Numbers 0 ADC And A-D-2
#21 Error Duplicate Sheet Numbers 0 ADC And A-D-3
#22 Error Duplicate Sheet Numbers 0 ADC And A-D-4
#23 Error Duplicate Sheet Numbers 0 A-D-1 And A-D-2
#24 Error Duplicate Sheet Numbers 0 A-D-1 And A-D-3
#25 Error Duplicate Sheet Numbers 0 A-D-1 And A-D-4
#26 Error Duplicate Sheet Numbers 0 A-D-2 And A-D-3
#27 Error Duplicate Sheet Numbers 0 A-D-2 And A-D-4
#28 Error Duplicate Sheet Numbers 0 A-D-3 And A-D-4
请问是什么原因导致的?谢谢 !
可能是图纸没有标号。在OPINTION里设置每个原理图的标号,不能重复。
如果是由于图号的问题,那就意味着每张图都必须要加图号了,那图号之间如何识别联系?谢谢!@!
首先关于层次图的创建有两种方法:1.自顶而向下设计;2.自低向上设计;不管那种设计方法,你必须清楚各个原理图之间的信号输入输出的关系.在各个SCH中要放置PORT;在主电路图中Sheet Symbol中要放置Sheet Entry;
这个问题,主要是没有对输入输出各个有关系的信号放置Port
具体的可以访问我的博客:http://cjmsea.pcbbs.com
kankan!
我选的是第二种方式,输入输出没有放置PORT,但是有的也没有提示这个问题,
请教大家怎样在OPINTION设置?
谢谢!盼望恢复。
首先我们必须明白一点,在一个工程下,所有的原理图纸,必须有唯一编号,编号没有关系,只要没有重复的就行。PROTEL 是不自动加编号的。其次,就是要规划好工程里的电路板和原理图,一般一张原理图,对应一块PCB。所以,在原理图中,就要事先想好,那些与其他电路图有联系的信号。比如电源板,要给很多板子供电,有多种不同电压。我用的是SIG引出的,在此类需要引出信号的元件,加PORT,这是用来在层次电路图上表示的,NETLABLE不行。注意就是PORT和NETLABLE,在同一个图也会产生电联系,所以你实现想好,没用的不要加。然好新建一个原理图文件,使用CREAT THE SYMBLE命令,就可依次生成每个原理图的方块图,然后在这张图中,用导线或者NETLABLE联系起来,就会产生电联系了。以后作ERC检查,你就会发现是对整个工程检查。
先画方块图后画原理图的做法,本人没用过。
解决的方法很简单,Design->option->"Documeng options"->"organization"->"sheet"->"No"填入不同的值"即可.
8楼一针见血,顶
Thank you!
Cadence Allegro 培训套装,视频教学,直观易学
上一篇:在protel的PCB中输入汉字
下一篇:shape问题,请指教