- 易迪拓培训,专注于微波、射频、天线设计工程师的培养
EE2007正标的问题
在下标时出现下面的警告:
Warning: OrCAD/Expedition Interface ended with error: [13] Error while importing PDB information from PDB.hkp file ?see log files.
这是怎么回事?出现了这个警告,更新的元件就无效,更新不了
找到了问题的原因:
在ORCAD中有的元件是从标准库中Copy来的,没用的引脚和电源脚是没有放置和隐藏的,正标时,会因引脚数量不一样而导致出错。
出现这样的问题就很麻烦。假设6N137原有的1,4引脚放置出后,现在修改为8个引脚(原来为6个),即修改了元件的引脚数,也会报错,上次正标时是6个引脚,现是8个引脚,不允许替换!郁闷!
我想不出招了,只好将原来的PCB删除,再重建,OK!
哪位大虾有招,帮帮手看看。
从ORCAD到PCB用的是pst*.dat作为网络表,这样的好处不用自已在库中建PDB(1K,2K之类的电阻就不用那建了),只要Cells是对的就问题,在原理图中不用管Value是多,也不用建特殊的变量。(具体流程请参考ExpeditionPCB 的帮助文件Getting Started->OrCAD to Expedition Interface Settings)
开始尝试这个方法 不用做PART真是太方便了
小编:
我在Expedition中back annotation 时出现如下warning:
Warning: OrCAD/Expedition Interface ended with error: NetlistBackAnno.txt does not exists! while doing: OrCAD Swap File generation...
因此没有生成swap文件,查看forwardannotation.txt文件时,有如下warning:
5 nets were found containing 12 pins
5 components were found
After augmentation of supply pins, there are 5 nets where 0 nets have only one pin.
Creating a formatted Schematic Netlist (LogFiles\SchematicNetlist.txt)...
A formatted Schematic Netlist has been created.
The Logic DataBase and the Schematic Design are now in sync. Use
Netload to bring the Component Design into sync.
This Logic Data was Compiled with 1 warnings.
Erroneous results may occur if not fixed.
想必是此处的warning导致NetlistBackAnno.txt 没有生成,从而使得swap文件无法生成,但是我不知道如何解决forwardannotation.txt文件中提示的warning,还请小编指教。多谢~~
我也还没找出问题来,比较麻烦
Cadence Allegro 培训套装,视频教学,直观易学
上一篇:WG最新版本
下一篇:请教:Mentor与Protel的区别