- 易迪拓培训,专注于微波、射频、天线设计工程师的培养
mentor软件使用中的几个问题
1 总线的画法
问题解决:
在设计含有总线的原理图时,最好先画总线,画长一点,然后给它启网络名,再从上面往下画网络线,最后把总线的多于部分删掉。
2原理图中的板框无法删除
问题解决:
在design capture中选择过滤器(view-select filter),选择Unselectable symbols这个选项,在点击板框就可删除。
3 原理图中放置器件和画网络线时,很难连接
问题解决:
在放置器件和画网络线时请选择大格点。在工作区点击mouse右键,选择Properties
――Grid,在grid spacing中设置格点。
4 希望放置的器件及其它文字整齐
问题解决:
把要对齐的器件都选中,然后点击edit-align,科技选择要对齐的方式。
5 进行verify时会出现很多的warning
问题解决:
进入verify菜单,先选择select by group中的schematic和layout(后面的3项verilog、analog、vhdl不要选),然后在select individual中去掉Text strings,下面的scope选择design就可以点击ok了。
这里面还有一个不影响PCB设计的就是overlapping symbol graphics,检查时也可去掉,它只影响你设计的原理图可读性。
6 package过不去
问题解决:
这个问题比较复杂,要视情况而定。一般来说可能你的器件库过时,或者你把某个器件的相关信息不小心删除了,尤其容易将管脚的pin number删掉。
7 作原理图设计时,有时会出现一个小红叉,删不掉
问题解决:
出现这个表示你的网络线没有连上,可在过滤器中只选择nets,再选择那个小红叉就可删掉了。
学习
thanks
Thanks
thanks
谢谢哦。
Cadence Allegro 培训套装,视频教学,直观易学
上一篇:exp2005.1 sym的问题
下一篇:EN 原理图无法加器件,期待工程师指点