• 易迪拓培训,专注于微波、射频、天线设计工程师的培养
首页 > 电子设计 > PCB设计 > Orcad技术问题 > Capture 到Allegro出的问题,

Capture 到Allegro出的问题,

录入:edatop.com     点击:

在书中看到这么几句话

用Capture原理图的准备工作
1。Part的Pin的定义
为了能顺利产生网络表,必须对Part Pin的Name、Number和Type都要定义好,并且同一Part的Name和Number是不能重复的,只有当Pin Type为Power时Pin Name才允许相同

为什么我的Power属性的PIN的name相同时,在产生Allegro网表时,会产生Warning。下面是从capture的session log文件中拷出的其中的一句。

#1 Warning [ALG0051] Pin "VDD1V8" is renamed to "VDD1V8#15" after substituting illegal characters in Package USB3300_3 , U1: SCHEMATIC1, USB PHY of ULPI On PMC BUS (238.76, 210.82).

各位老大帮我看看了,是不是遇到这样的情况都会产生Warning啊,我个人认为它不会对Allegro中作图产生任何影响,但有没有办法消除啊,当然不是通过改Pin的name。

谢谢了啊,嘿嘿。

allegro

工业标准

老大能说明白点吗?

我好像还是不懂。

这么多人看,大家知道的稍说一下吗。

如果大家做的时候也出现这种情况,那我也没必要知道为什么会出Warning了。如果没有的话,还是请告诉我怎样处理Power引脚的,嘿嘿。

多谢各位老大了!

情况是一样的!只有修改name,才可以!

多谢楼上的回复啊,呵呵。

但将所有的地线改为GND1、GND2、GND3 .......看起来就是不爽。

那位老兄有好方法还是告诉一下吧,谢谢了,嘿嘿

warning 应该是不影响导入的

1.用网表导入allegro时,power pin可以同名

2.直接update BRD,power pin就不能同名了

Cadence Allegro 培训套装,视频教学,直观易学

上一篇:形成Gerber文件时,为什麽焊盘显示不出来?
下一篇:CAPTURE中画WIRE的问题

PCB设计培训课程推荐详情>>

  网站地图