• 易迪拓培训,专注于微波、射频、天线设计工程师的培养

辅铜问题

录入:edatop.com     点击:
用Cadence15.7辅铜时,出现drc error,shape to pin的安全间距为0.1524mm,但是在辅铜时drc report中的实际距离为0.1523mm,请问这种情况如何解决,是软件存在的bug么?还是规则哪里没设置好。

谢谢,但是怎样能避免辅出来的铜不出现这样的错误,这个我觉得还是软件的问题。 2# luolicheng001

update铜试试

Cadence Allegro 培训套装,视频教学,直观易学

上一篇:建议大家能把allegro各个版本的下载地址链接贴上,方便后来人
下一篇:转载可用 Cadence 15.7 cadence 16.2下载地址

PCB设计培训课程推荐详情>>

  网站地图