- 易迪拓培训,专注于微波、射频、天线设计工程师的培养
有谁做过有阻抗要求的4层板吗?
录入:edatop.com 点击:
由于某些原因不能从厂家那里取得联系,所以来请教:
要求是:
板厚: 1.2mm-2mm;
线宽/间距: 5mil/大于等于5mil
阻抗要求: 5mil的线要求50 ohms+-10%;
时钟差分CLK/CLKn Differential trace impedance: 100 ohms +/- 15%(最好能用线宽/间距 5/13匹配到要求)
usb DP/DM Single-end trace impedance: 45 ohms +/- 10%
DP/DM Differential trace impedance: 90 ohms +/- 10% (最好能用线宽/间距 8/18匹配到要求)
SATA TxP/TxN Single-end trace impedance: 47.5 ohms +/- 10%
TxP/TxN Differential trace impedance: 95 ohms +/- 10% (最好能用线宽/间距 7/17匹配到要求)
求叠层厚度分配和相关参数.
有谁做过有阻抗要求的4层板吗?告诉一个制版叠层参数!
要求是:
板厚: 1.2mm-2mm;
线宽/间距: 5mil/大于等于5mil
阻抗要求: 5mil的线要求50 ohms+-10%;
时钟差分CLK/CLKn Differential trace impedance: 100 ohms +/- 15%(最好能用线宽/间距 5/13匹配到要求)
usb DP/DM Single-end trace impedance: 45 ohms +/- 10%
DP/DM Differential trace impedance: 90 ohms +/- 10% (最好能用线宽/间距 8/18匹配到要求)
SATA TxP/TxN Single-end trace impedance: 47.5 ohms +/- 10%
TxP/TxN Differential trace impedance: 95 ohms +/- 10% (最好能用线宽/间距 7/17匹配到要求)
求叠层厚度分配和相关参数.
有谁做过有阻抗要求的4层板吗?告诉一个制版叠层参数!
感觉所有参数都有点偏大
Cadence Allegro 培训套装,视频教学,直观易学
上一篇:Hotfix_SPB16.30.008_README_CCR(更新说明)
下一篇:国外网站上新发布的Cadence SPB/OrCAD 16.3 + Layout | 2.4GB版。