- 易迪拓培训,专注于微波、射频、天线设计工程师的培养
元件电源管脚如何设置才design check不会出错
录入:edatop.com 点击:
如题,在design rules check 时出错,错误类型是【drc0006】net has fewer than two connections
我现在觉得有两种方法能解决 第一 放置no connect,但是,在电源和地管脚上不允许放置no connect,于是此法不可行。第二 改元件,把不用的电源和地管脚的属性改成passive,但我不知道这样子对后续出PCB布板的时候会有什么影响
请各位前辈指点指点 多谢了!
PS:我用的Allegro design entry CIS 16.3Design, DRC, rule, 电源
我现在觉得有两种方法能解决 第一 放置no connect,但是,在电源和地管脚上不允许放置no connect,于是此法不可行。第二 改元件,把不用的电源和地管脚的属性改成passive,但我不知道这样子对后续出PCB布板的时候会有什么影响
请各位前辈指点指点 多谢了!
PS:我用的Allegro design entry CIS 16.3Design, DRC, rule, 电源
Cadence Allegro 培训套装,视频教学,直观易学
上一篇:导网表时出现的错误报告,求朋友们指点一二,不胜感激(在线等)
下一篇:ORCAD16.3画的原理图15.7打不开了?