• 易迪拓培训,专注于微波、射频、天线设计工程师的培养
首页 > 电子设计 > PCB设计 > Allegro PCB技术问答 > 学Cadence出的一些错误及解决办法

学Cadence出的一些错误及解决办法

录入:edatop.com     点击:

Capture

报错:在生成netlist的时候

Unable to open c:\Cadence\PSD_14.2\tools\capture\allegro.cfg for reading. Please correct the above error(s) to proceed

处理办法:


点生成netlist,点setup,修改路径为capture\allegro.cfg所在路径


报错:

Spawning... "C:\Cadence\PSD_15.1\tools\capture\pstswp.exe" -pst -d "F:\gcht\CC2430\Projects\mysch.dsn" -n "C:\CADENCE\PSD_15.1\TOOLS\PROJECTS" -c "C:\Cadence\PSD_15.1\tools\capture\allegro.cfg" -v 3 -j "CC2430_DEMO"

#1 Error   [ALG0012] Property "PCB Footprint" missing from instance U3: SCHEMATIC1, PAGE1 (2.00, 2.10).

#2 Error   [ALG0012] Property "PCB Footprint" missing from instance C2: SCHEMATIC1, PAGE1 (2.30, 0.30).

#17 Aborting Netlisting... Please correct the above errors and retry.


Exiting... "C:\Cadence\PSD_15.1\tools\capture\pstswp.exe" -pst -d "F:\gcht\CC2430\Projects\mysch.dsn" -n "C:\CADENCE\PSD_15.1\TOOLS\PROJECTS" -c "C:\Cadence\PSD_15.1\tools\capture\allegro.cfg" -v 3 -j "CC2430_DEMO"


错误解释

Error [ALG0012] Property "PCB Footprint" missing from part <Part Reference>: <Schematic> , <Page> (<LocationX> , <LocationY)>

A PCB Footprint (JEDEC_TYPE in Allegro) is required for all parts in Allegro. Therefore all parts without this property are listed before aborting the netlisting. You can add the PCB Footprint property by selecting the part listed, then choosing Edit Properties from the pop-up menu and placing a value, such as dip14_3, on the part.

在Allegro中,每个器件都需要一个PCB封装。所以在取消列出网表之前,软件会列出所有没有此项的器件。你可以选择列出的器件添加PCB封装,然后选择Edit Properties来编辑器件的值。


在导出Netlist 之前,只需要保证每个器件都是由封装的即可

[DRC0011] Reference is invalid for this part

The reference for the part is invalid. For example, this occurs when a part reference like U?A has not been updated. Update the part reference。


Reference项不可随意修改。

Allegro

Pin numbers do not match.  Check device file.

原因:原理图中的晶振给了两个管脚,而其封装却是四个管脚。

原理图与PCB封装对应原则:


除了PCB Footprint的名字要写对以外,还有一点,就是原理图的元件的管脚数目一定要和封装的管脚数目是一样的。这里说的管脚,包括了原理图中可能没有现实的Power Pins,不包括封装中的machanical pins;另外,原理图和封装的对应关系是依靠pin number来建立的,所以两者的相应的pin number一定要一样,而pin number是不是数字并没有关系。

bang帮顶下

顶!~~~

Q宠大斗乐  加人
帮派名号:情义Q宠
帮主尊号:AJAN
帮派ID:753084

从CIS中调用元件,基本上不会出现上面的问题。

不知道该说什么,总之顶下吧,继续

原理图和封装的对应关系是依靠pin number来建立的,所以两者的相应的pin number一定要一样,而pin number是不是数字并没有关系。
顶!

bang帮顶下

Cadence Allegro 培训套装,视频教学,直观易学

上一篇:使用Allegro的DDR2分析讲座
下一篇:SPB162/163 Win7 下显示不正常(OpenGL不能用),运行很慢,求解!

PCB设计培训课程推荐详情>>

  网站地图