- 易迪拓培训,专注于微波、射频、天线设计工程师的培养
急!:请教,有关DUMMY NET
为什么要给dummy pin赋值呢
因为在DUMMY PIN上加了VIA, 在TOP层还有SHAPE, 而我们不允许删除那个DUMMY VIA 和SHAPE,所以就出现了PIN TO VIA 或者VIA TO SHAPE 的DRC,这些DRC我们这里要求必须要清除。所以只有在LAYOUT里给那个PIN 赋值才能清,原理图不让我们动,只能在LAYOUT里加NET,一个个的我会,但是500多个。用的时间太长,所以想请教下
那根本就不是dummy net了啊,你都连接到别的shape网络上去了,怎么会是dummy net,原理图不让连接的地方你强制连接上去了,和网表冲突当然会报错。
我还是不明白你这样把dummy net连接到别的网络shape上的意义。
没有的pin你为什么要加过孔....不明白.....
没有PIN加过孔可以理解,在BGA里面如果没有过孔的地方走线而改版的时候又有用,到时会移死人的。但是dummy net就是空pin的表示啊,只是为了占个地方,你把所以的dummy net连在一起有什么意义呢。也没有什么funtional的需要
你用的什么版本啊?我用15.7在空pin上加via不会报drc啊。
是不是drc设置有问题?
至于跟shape报的drc那应该是你铺铜没避开的原因吧
如果是空PIN,最后不要接东东吧,我以前好像听过,如果空PIN你在给他连上线,会干扰其它信号的!你空PIN你接一个孔是为了以后打孔方便,但是我不明白为什么要在孔上加铜皮呢?不明白
不明白。
我在修改一个以前的电路,去除部分元件,修改完后,导入ALLEGRO中,发现的原来的布线有部分变成了DUMMY NET ,这些线是和删除的元件相联的,有没有一次性去除这些DUMMY NET 线呢?
去除DangLing Lines,可以找个SKILL
小编可以附上图看看的
同求解决办法啊
如何把很多的dummy net 改为其它的网络名?
一个悬空管脚增加网络的方法都不会,求指点。
感觉小编的公司挺蛋疼的。
Cadence Allegro 培训套装,视频教学,直观易学
上一篇:已解决 新手求教封装符号问题
下一篇:win7下allegro16.3破解问题