• 易迪拓培训,专注于微波、射频、天线设计工程师的培养
首页 > 电子设计 > PCB设计 > Allegro PCB技术问答 > 大侠们,帮帮忙,指点一下迷津,多谢了!

大侠们,帮帮忙,指点一下迷津,多谢了!

录入:edatop.com     点击:

      问题是这样的:在导入netlist 到 Allegro中,有一个IC在Placement-->Placement list中有,并且能preview,可就是不能放置在PCB板上,command 窗口显示:Pin numbers do not match between symbol and component. Run dev_check on device file for more information

当将此IC原理图库修改,并与这IC的footprint一致,重新生成netlist 并导入在allegro 中,还是出现同样的问题!
在update 此IC 显示为:SFF2X10'  symbol starting to refresh:
     ERROR(SPMHNI-270): 2 pins found in the symbol in the layout, but missing from library symbol. They are:
            28,27
     ERROR(SPMHNI-271): 2 pins found in library symbol, but missing from the symbol in the layout. They are:
            21,22
   事实修改 后,上原理图为26引脚,footprint 也是26引脚,怎么才能解决这问题呢?
  被这问题困扰了两天了,都快崩溃了!
求教各位仁兄,在此多谢了!

是你的原理图的引脚和PCB封装中的引脚对不上的原因,仔细检查两个封装。

怎么回事,莫名奇妙的扣了2个积分,无语!

是你的原理图的引脚和PCB封装中的引脚对不上的原因,仔细检查两个封装。

是你的原理图的引脚和PCB封装中的引脚对不上的原因,仔细检查两个封装。

:o上面的帖子很无敌

这明显就是原理图的引脚和PCB封装中的引脚对不上的原因,是不是你做PCB封装时,你的PIN管角数,加的有问题!

通过你的描述,你器件的管脚数是26吧,那么很明显是你原理图库中的管脚多了2个(27和28)。用part developer打开该器件的原理图库(如图),点击pins--->gloable delete,选中27和28,点击确定将这两个管脚删除。最后更新下原理图中的该元件,导出netlist。
这是我的理解。

不好意思,忘了贴图。



修改完了之后重新生成footprint需要的三个文件,并覆盖原始目录下的三个文件*.dra *.psm *.txt

嗯,多谢指点!
这已经解决了,
刚开始正如上面几位仁兄所说的这样操作,但还是出现同样现象,后来就修改了生成netlist的路径,重新导入就可以了!为什么只更换了路径就可以了呢,到现在也没整明白到底是怎么一回事!
几位兄弟多谢了!

根本就不是原理图与PCB以不上的原为,应该是在导网表前已将该器件放在PCB里,然后再导入,但该封装被修改过,所以才会出这个问题,我觉得这应该算得上是allegro 的一个问题。

我以前也遇见过,同样的问题,同样的封装,我的就是报这个错,而用我同事的电脑不会!

我也遇到了,怎么解决呢?我已经重新在另一个文件夹生成网表了.但还是不能导入

建议你查一下path中的aptpath

Cadence Allegro 培训套装,视频教学,直观易学

上一篇:关于selection filter,怎么回事呢?
下一篇:大家怎么管理钻孔的Drill Symbol的?

PCB设计培训课程推荐详情>>

  网站地图