• 易迪拓培训,专注于微波、射频、天线设计工程师的培养
首页 > 电子设计 > PCB设计 > Allegro PCB技术问答 > 关于约束的问题,急!

关于约束的问题,急!

录入:edatop.com     点击:
板上有个BGA封装的器件,我设置了一个BGA区域的约束,另外有一个约束A,在BGA区域内我线宽和间距等都设置约束服从约束A,在用fanout功能打过孔时,BGA区域内的信号线宽没按BGA的约束宽度来出线,但如果我手动画线的话信号线的选线宽就按A约束宽度出线,这是什么原因呢? 我以前同样的设置约束没出线过这个问题,郁闷!
请高手回答,谢谢!

急需答案!
谢谢!

这个确实比较变态,fanout功能读取的是default约束,要先修改default约束规则,使其直接满足BGA区域能fanout才行。

根据我的经验,这个估计是bug,处理方式可以考虑:不止在all层,而且也要在相关sig层,分别画约束区,多重保险总能起作用

仅供参考~~

回复 bluemare 的帖子
好的,我试试,谢谢!

回复 dzkcool 的帖子
啊! 是读取default数据?
我改下线宽试试,谢谢!

回复 dzkcool 的帖子
我改了一下,没用的,还是按BGA的约束来走线的;

还有间距规则也要改。

回复 dzkcool 的帖子
都改了,还是按BGA的约束来出线;

不是手工拉线,是fanout哦。
把比对规则也改成default试试

回复 dzkcool 的帖子
可是如果这样改的话,设置特殊区域再设置约束就没意义了吧

说得有点乱,发个图看看

回复 cccccc32 的帖子
呵呵,fanout完了再改回去啊。
最好就是在设置详细的约束之前,先把default规则改到能fanout成功,然后在设置详细的约束规则。

fanout可以自己选择线宽的啊 override line width 这项是可以设置线宽的  你可以自己设置成你的限制区要求的线宽

Cadence Allegro 培训套装,视频教学,直观易学

上一篇:spb16.5破解失败N次,求解!
下一篇:新人问个问题

PCB设计培训课程推荐详情>>

  网站地图