• 易迪拓培训,专注于微波、射频、天线设计工程师的培养
首页 > 电子设计 > PCB设计 > Allegro PCB技术问答 > allegro的iff接口有问题!

allegro的iff接口有问题!

录入:edatop.com     点击:
使用concept的rf-pcb ——>import iff将ads的原理图导入到concept hdl中时,到了最后一步肯定会提示No symbol page for lib(ads工程目录)_top(顶层原理图名字) skipped,发现什么东西也没有导入,主要问题是导入iff文件时allegro会在本地建立用户定义的符号,比如顶层原理图的模块图等,但是,它生成顶层图时出了问题,导致ads的原理图无法导入,查看工程目录,它产生了除了顶层原理图之外的其他符号和图纸,绕过这个“bug”的方法是,在ads中建立一级多余的顶层原理图,将要导入concept hdl的原理图作为模块在这级原理图中实现,也就是建立一个block,这样concept hdl在导入iff时除了那级多余的顶层图纸转换失败之外,其他的图纸均顺利完成转换,在hdl中重新生成一个symbol再在原理图中调用即可,很麻烦,修改也不方便,但是至少可以用了,我希望是自己没有设置对,rf-pcb接口从16.0就集成到allegro,我觉得没有理由那么久了还没有解决这个接口问题。
      还有,如果从pcb ediror中把pcb通过rf-pcb——>export iff导入到ads中时,如果选择了exprot all,那么输出的所有器件都会存在板子的单面,如果一个0805电阻同时出现在顶层和底层,那么都会跑到一层(顶层或底层)而导致板子短路,无法仿真,原因是allegro导出的是component,所有的电阻或者电容使用同一个模板,不知为何iff网表上的mirror属性没有起作用。

的确有这个问题,我一直以为是自己哪里没弄对,也认真看过帮助文档,就是找不到原因。
但网上有cadence的一段相关视频,貌似又没有看到有问题,真是奇怪!

汗,不知说的什么

意思是,本该在底层的器件导入ads就变成顶层了,因为公用了一个封装,而网表中的mirror属性没有被ads识别

Cadence Allegro 培训套装,视频教学,直观易学

上一篇:16.3版本原理图无法生成网表啊!
下一篇:求教各位大侠:怎样解决安装完ORCAD16.5后,打开时提示找不到License?

PCB设计培训课程推荐详情>>

  网站地图