• 易迪拓培训,专注于微波、射频、天线设计工程师的培养
首页 > 电子设计 > PCB设计 > Allegro PCB技术问答 > 亲自处理过的十度走线

亲自处理过的十度走线

录入:edatop.com     点击:
本人亲自处理过的十度走线,自认为有些小技巧还是值得推广的;
由于之前都是在大公司出差,完成的项目没法截图给大家分享,现抛出这么一个话题,供大家讨论;
1、什么是十度走线?
2、为什么要十度走线?
3、什么信号需要十度走线?
有碰到类似问题的朋友可以提出讨论,能帮忙解决的,乐意效劳!没碰到过类似产品的,了解一下就行,这东西得亲自体会过才有感觉的

这个没用过,说不上来,小编指教指教

1.走线拐角的度数为170°,而不是通常设计的135°;
2.将纤维编制效应带来的信号质量问题降到最小;
3.当信号速率达到4GHz时,需要考虑10°走线。

回复 amper 的帖子
小编和niuwa 都是牛人,佩服!

请小编详细解答一下这几个问题吧,很想学习一下。 非常感谢

学习了

头次听说 学习了

第一次听说,麻烦小编详细说明一下,让大家也长长见识

搂住,有什么心得说出来嘛,藏着噎着怪难受的,别憋坏了身子哦!

到底是怎么走10度的线呢?

在之前的公司听说十度线是Intel最先提出的要求,为了使信号流通更顺畅。至于拐角度数Intel的容忍范围为170-150度,每段Cline seg不超过300Mils。一般PCIE\QPI\DMI这几个Bus要做十度线,有时SAS\SATA Bus也要做十度线或者是Arc线。

回复 amper 的帖子
等待小编详细讲解。。
谢谢!

3楼和12楼的都是强人,在等待高手的详解

有长知识了,感谢高手解答,
弱的问一下,上文中的“纤维编制效应”是啥意思?

Cadence Allegro 培训套装,视频教学,直观易学

上一篇:看看你的PCB水平是什么级别
下一篇:请教,核心板为邮票孔封装,底板该如何设计

PCB设计培训课程推荐详情>>

  网站地图