• 易迪拓培训,专注于微波、射频、天线设计工程师的培养
首页 > 电子设计 > PCB设计 > Allegro PCB技术问答 > 关于place_bound和assembly

关于place_bound和assembly

录入:edatop.com     点击:
各位前辈指点,cadence中place bound top 和assemly top,这两个层面各起到什么作用的?对于布局,出厂的定位。?

place bound top ,这个是器件的大小,在很多情况下要比器件实际尺寸大。并且能够设置器件高度。
assemly top   是器件的实际尺寸,严格按照datasheet做。

这两个东西是在哪能用到?是我在布局是会看这个,还说厂商定位什么的要用到?谢谢了

小弟来回答一下
place bound top  能够设置器件高度,通常用来防止两个器件叠在一起,画了这层会报drc错误
assemly top   正如2楼所说是器件的实际尺寸,严格按照datasheet做,板子实在没空间的时候叠丝印可以开起来做参考 布局的时候也可以做参考 基本上来说嘛是出于可制造性来考虑这两个层面的用途的

呵呵,学习了

这两个属性一般在做器件封装时候就是做好的。在allrgo中做布局时需要看布局的需求有没有高度、间距、焊接工艺难度、器件密集度等因素。比如如果密集度过大,在考虑焊接工艺难度的时候是否可以在查看assembly的区域能够再紧凑点之类的。

学习了~

Cadence Allegro 培训套装,视频教学,直观易学

上一篇:请教版主------LP wizard生成allegro封装
下一篇:请问如何在Allegro中如何知道某一多层高密Layout的某一个走线层,有哪些网络(Net)

PCB设计培训课程推荐详情>>

  网站地图