- 易迪拓培训,专注于微波、射频、天线设计工程师的培养
关于修改PCB封装的坐标原点后,再更新已画好的板子时,网络全变成未连接?
录入:edatop.com 点击:
RT,由于需要机装印制板,要求所有机贴器件的PCB封装原点在各封装的中心处,因而对所有的PCB封装原点进行修改后,再更新原来已经完成的板子,这下悲剧了,各期间的位置全乱了,而且网络也全变成未连接了,有哪位大虾知道如果是这种情况该怎么整呀?
该封装的原点,相当于挪了封装位置啊。肯定会断,这个只能自己摆回去。
是啊。只要全部更新封装,就会出现未连结的情况,但实际线已连上了。不然DRC会有错,我了个去,全要手动改下线。
用body center把坐标导出来,,再导进去即可!
allergo本身就可以导出器件中心坐标啊,不需要去该封装。file-》export-》placement
change 一下试试
change 试试
。file-》export-》placement,导出1脚位置坐标,更新完器件再删除器件,不能有FIX,再导入placement
这个方法不错
强力支持。
按照8楼兄说的,弄好了,省了好多事,如果在重新摆器件,那会死人的。感谢大家的讨论
Cadence Allegro 培训套装,视频教学,直观易学
上一篇:求助:在allegro16.3的那个菜单可以显示Signal Analysis Library Brower的界面
下一篇:allegro16.3中,VIA孔如果在本层有线连接就会显示Dill的大小,如果没有连线不显示dill