• 易迪拓培训,专注于微波、射频、天线设计工程师的培养
首页 > 电子设计 > PCB设计 > Allegro PCB技术问答 > 期望cadence17.0功能

期望cadence17.0功能

录入:edatop.com     点击:

(1)网络完全显示
(2)AD10式的3D功能
(3)LP_Wizard式的封装自动生成功能!
余下各位补充吧。
希望cadence公司及代理商能看到!

现在网络显示了,我也用不到啊, AD的3D漂亮,但个人认为中看不中用, 软件运行流畅才是王道. AD渲染大块点的板看看,,,慢....

9494,好用就好的

(4)支持中文,只要在语言选项中设置就行了!

16.6中已经有网络显示了。我觉得3d显示其实不需要那么华丽,浪费内存,意义不大。封装还是自己做最好,lp可以作为参数指导,做封装是对软件功能熟悉的一个过程。

前两项都是华而不实的功能,第三项已经有外挂了。我提以下几点:
1、铜皮避让算法要改,尤其是直角焊盘的避让,一定要圆角的,这样才不会有尖角和浪费空间。
2、避让算法要改进,不要移动一条线就SB的等很久。
3、要能够区分FIXED和非FIXED走线,用颜色标记出来,铜皮也一样。
4、做单层显示模式
5、集成3D仿真,第三方接口麻烦不说,还老出问题。
6、shadow模式,用户着色的网络要能够和非着色的一样显示。
7、支持中文输入,中文菜单就不要了,现在的pads9.5中文菜单太不习惯了。
8、orcad直接集成constraint manager,并设置原理图规则优先和PCB规则优先、规则同步功能。
等等等等等等等等等等等等等等等等
不得不说,allegro距离完美还差远了

毕竟是老手,招招见血

9 单位切换不丢失精度,现在mil和mm一切换就丢失精度

1.改进极坐标功能,可以整的像对齐一样好用。
2.走线时,屏幕自动跟着走。

推挤功能太死板   现在推挤都是 按 最小间距来算  能不能设置一个  按个点为单位的 推挤功能
还有报错检查   那个DRC 检查报表  能不能以后生成 报表的时候 把  有DRC 的地方 自动高亮 能和报表对应起来
要有割铜  一个铜 一分为二的时候总是割不了  虽然现在有skill 可以 用但是还是希望 能做到 软件里面去
既然优化 就做到 最好

我来看各位高手发表

等等看

铺铜的问题,有时候边界很难修,动态铜想调整走线太难

自动摆件,,,现实 不?

近期最好把PCB封装创建工具集成在一个界面,远期最好把原理图封装创建工具(HDL)和PCB封装创建工具(ALLEGRO)集成在一个界面.

Cadence Allegro 培训套装,视频教学,直观易学

上一篇:dxp封装转换为cadence封装
下一篇:allegro 16.5 swap components can't maintain rotation

PCB设计培训课程推荐详情>>

  网站地图