• 易迪拓培训,专注于微波、射频、天线设计工程师的培养
首页 > 电子设计 > PCB设计 > Allegro PCB技术问答 > 请教:去耦电容放置疑问?

请教:去耦电容放置疑问?

录入:edatop.com     点击:
最近布一块简单的BGA板子,256管脚,参考了几个实例,发现一个疑问:关于去耦电容,实例当中去耦电容放在背面,电流走线为VCC层(电源层)——过孔——过孔同时拉短线连到电容脚和BGA脚。而我认为电流走线应该是:退耦电容放在芯片背面,VCC层——过孔——电容脚——电容脚上拉线——BGA脚,这样退耦效果才好。为何实例采用的是VCC层(电源层)——过孔——过孔同时拉短线连到电容脚和BGA脚。请高手赐教。
注:实例参考的是ALTERA官方板的PCB,和ALTIUM自带参考实例。

範例不一定是對的或是最好的解決方案, 去耦電容是否放的距離 IC 電源腳越近越好? 不一定喔! 最好是能將整個電路結構拓樸化後 , 再去看系統戴維寧等效組抗後才能推出哪種電容值對應解那個諧振頻率所要擺的位置.



请问下小编是这个意思吗:
1,电源连接过孔在滤波电容和PIN之间。
2,电源连接过孔在滤波电容前面。

我一般用第一种,走线方便,
请高手指点在实际走线中使用哪种方法?

很明显 尽可能用第二种  但是过孔不要离太远 保证间距越近越好  ,最好打2个过孔,空间允许的话
原因嘛  如果水流从A——B——C——D  ,A是水源  B是水库,C是城市,D是大海,你觉得要对C地区缓冲水流(防洪)  水库是要建立在AC间呢 还是CD间呢?很明显  水库B要在水源A和城市C之间才最好   
只不过对于BGA空间受限  ,而且一个过孔就是1.6nH电感,如果从电源层打到电容,再从电容打到BGA引脚,电容去耦效果就降低或者没作用了

学习了

我对去耦电容的认识
去耦电容设计到一个去耦半径 有公式的
尽量靠近去耦引脚
电容越小 去耦半径越小
尽量别打过孔 因为打过孔会 增加寄生电容和寄生电感

BGA如何摆放去耦合电容

Cadence Allegro 培训套装,视频教学,直观易学

上一篇:allegro负片可以使用到表面层吗?
下一篇:找不到16.5设置Xnet的方法

PCB设计培训课程推荐详情>>

  网站地图