• 易迪拓培训,专注于微波、射频、天线设计工程师的培养
首页 > 电子设计 > PCB设计 > Allegro PCB技术问答 > 关于等长设置问题?

关于等长设置问题?

录入:edatop.com     点击:
请教大家,现在由于一组bus,中间串联一排阻,导致信号net name变为两个,现在要求这一组bus等长,在设置规则的时候有什么办法,能够实现2个信号长度的和(其实还是原来一个信号,只不过因为加了匹配排阻)与另外2个信号长度的和等长的设置呢?

http://www.sig007.com/videoclass/254.html   
下这个视频看看  自己学到的才是自己的  
别人教的 可能很快就忘记了
加这个电阻的目的 是为了SI
这个电阻对于信号反射不错 电阻越大越好

ls,电阻越大越好吗?

随着电阻的加大   振铃会消失  信号上升沿不再那么陡峭了

樓上的, 學藝不精就不要抖出來.
加上電阻是會抑制振鈴是沒錯 , 可是任何事都是有利有弊.
你有去看他的訊號的上升與下降時間合理嗎? 轉換時間被延長了.... 如果扣掉Tr / Toff 的時間請問剩下多少duty cycle?
而起照你說得加的愈大越好 , 那阻尼系數也變大了 , 什麼時候可達到工作電壓點? 可能根本沒機會了.
這樣的設定有用嗎?

这个匹配电阻当然选个匹配的才是最好的  我只是想说明一下现象

Cadence Allegro 培训套装,视频教学,直观易学

上一篇:allegro和PADS
下一篇:如何升等级,增加积分?

PCB设计培训课程推荐详情>>

  网站地图