- 易迪拓培训,专注于微波、射频、天线设计工程师的培养
BGA可否自动摆放去耦电容?
RT,有没有高手能朝这个方向,整个自动扇出并摆放去耦电容并连接好的skill
当然了,不仅局限在BGA,可以其他的SOIC,QFP,QFN等等。
坐等大神。
哥们,你也太懒了吧
什么都自动了要我们干吗?
谁有自动layout板子的,求一个啊
再过一段时间就不需要人工了,我们都可以上山了
懒人促进世界进步 不然要哪有汽车飞机
何况 这个想法是可行的 而目前看来 全自动走线布局是很困难的
而且这个只是很机械的工作,没什么技术含量,如果能用skill实现 不是可以节约不少时间么
何况skill 板块的skill都是为了方便准确而生的
如果哪位高人能出写这个SKILL,请帮忙再出个自动布DDR线的SKILL,当然SI要没问题!
哈哈 自动走线方面 目前软件实现成都和满意度还是有限的
如果你只要很單純的自動化的擺放解藕電容 , 那在 EMA 的軟體裡面就有CircuitSpace 這個工具可以滿足你的要求
http://www.ema-eda.com/Products/ ... absContent920333-lt
但是不要以為這樣就沒事的 , PI 的問題沒那麼簡單 , 解偶電容不是擺越近越好
是的 所以 这个skill里面应该包含读取电容封装+value的过程 尽量只放104的
这个工具个人貌似买不起吧 虽然卡起 看不到购买什么的
2片,4片,6片,8片ddrskill布局布线绝对拽,哈哈,实际上每个design house也都是借鉴布好的板子吧,这个是人家核心竞争力呀,估计很难会出现这个skill了。
天真的想法,希望能有天才的实现。
好网站涨姿势了
华为的一个skill可以做到分页,这个可以把去耦电容都自动放了,不容易,不过做完后还是要检查一遍的
LS给的那个网站有这功能,所以一点不天真,这叫想法。 只不过skill太贵,买不起
天真可没一点贬义。
DDR走多片时,我们都是拷贝的,简单多了
你不拓扑 这样可以吗?
Cadence Allegro 培训套装,视频教学,直观易学
上一篇:求ORCAD与PADS交互的方法
下一篇:proe导入EMN的高度问题