• 易迪拓培训,专注于微波、射频、天线设计工程师的培养
首页 > 电子设计 > PCB设计 > Allegro PCB技术问答 > 走蛇形线时,蛇形线的长度如何控制,怎么知道要走多长的蛇形线才能满足设计...

走蛇形线时,蛇形线的长度如何控制,怎么知道要走多长的蛇形线才能满足设计...

录入:edatop.com     点击:
请教群里朋友一个问题,走蛇形线时,蛇形线的长度如何控制,也就是怎么知道要走多长的蛇形线才能满足设计要求?
就不知道蛇形线怎么走,什么时候可以走蛇形线,要走多长?一般在什么情况下走蛇形线?哪些信号线需要走蛇形线?

我也想知道!

蛇形线通常会出现在比较快速的信号传输电路里面,并且要求多天信号线的传输时序相同,例如ARM核的处理器等器件他们外挂的DDR存储器,对于DDR里面的数据的读写时序控制非常精确,否则就会出现数据出错的现象。所以通常时钟作为一组,地址线作为一组,数据线作为一组,每组线都需要等长处理,长度误差等数据按照芯片硬件设计参考控制

在layout之前需要阅读你工程中用到的器件的硬件设计指南,一般里面有布线指南。
我觉得这个东西是不能笼统的讲什么时候需要什么时候不需要。应该是具体情况而定。

一般是在对时序要求比较严格的走线要求走蛇形线

bus和差分对

四楼说的不错

bus和差分对

保证时序采样正确即可

Cadence Allegro 培训套装,视频教学,直观易学

上一篇:求助!建不规则焊盘存储SSM文件失败
下一篇:Cadence SPB16.6 For linux版(转)

PCB设计培训课程推荐详情>>

  网站地图