- 易迪拓培训,专注于微波、射频、天线设计工程师的培养
如何处理 定义元件高度和范围?PlaceBoundTop 似乎不是个解决方案
录入:edatop.com 点击:
很多元件没有可用的 3D 模型,结果Allegro使用用户定义的 place_bound_Top 的范围和高度来产生 3D STEP。因为 place_bound 原本是用来检查元件摆放时的冲突的,定义的比元件真实的大小要大的多。如果用 PlaceBoundTop 来定义高度,那么产生3D 的 STEP 输出时 显示的元件就太大了。
大家有两全其美的方法么? 谢谢。
大家有两全其美的方法么? 谢谢。
你的 Place_bound 的觀念基本上就是錯的 , 為什麼要畫的比較大? 是誰教你的? 原因為何?
請自己去思考, 你已經被錯誤的觀念 , 投機的作法誤導了.
Allegro还有很多其他层可以用,例如Dfa_Bound,可以定义的比元件真实的大。
Place_bound 一般是元件的实体大小,不需要大。定义比元件大的放在其它层
Place_bound一直画实际大小,瞬间以为自己弄错了
palcebound 本来就是指器件实体大小,至少我是这么理解的
palcebound 是表示实体的大小,,但是一般做的时候会加入dfa的rule这样的就会比实体大,这样也方便我们检查DRC,
请问一下,如果发现place bound画错了要调整,怎么调呢,具体步骤是什么,对软件不熟悉,请指教
跟编辑Shape一样的操作方法