- 易迪拓培训,专注于微波、射频、天线设计工程师的培养
需要帮助,关于线宽.间距.DRC的细部设置
不曉得你需要的是那方面的設置
現在15板在
consraint manager裡面可以進行多項設定
但像是線寬那些基本的還是在
setup裡面設置比較好
我是想要一些实际的设置,就如,你在做块板子的时候,是在摆放完零件后,就开始走线,还是要把那些电源及地还有其它重要的线宽度都设好才走呀?还是在走线时看见这条线是电源线,就在控制面板的Options页,在线宽栏位输入线宽,如30mil.还有线与其它线的间距,设等长.请抽时间帮帮忙吧!非常感谢!
一般都是把所有設定ok之後再開始
進行走線的吧
像power那些要先算出來和預留
基本都是rule设定完后再走线。除非是太小的板了。
就是像书上所说设对吧!那当我在设置这个线宽时为30Mil,但我在走芯片的时候,线又不能走这么宽,这时线就会出现一个DRC的符号,那我这要怎么去设呀?请朋友们指点。谢谢!
加一个net_physical_type属性可以解决。
以下是引用viqkhn在2005-11-10 13:41:37的发言:
加一个net_physical_type属性可以解决。viqkhn兄可否具體的講一下net_physical_type的用處,多謝了!
net_physical_type主要是用来控制bga等区域的走线在区域内和区域外不同的走线宽度。(但对设计了最小线宽的走线不好控制)。大概是先加一个constraints areas 然后给它net_physical_type属性(可以取个什么名字)。再到setup->constrains下的physical(line/via)rule set 里面设计最小线宽等。要是还不明白就要找书来看看了。
小妹剛學allegro.今天看書到了這里,對書上此屬性的設置有點不明白:為什么不直接在properties里設它的最小線寬而還要那么麻煩的給它加一條net_physical_type属性?
若你直接在net上加上 MIN_LINE_WIDTH=30mil
這樣的話
到setup\constraint\set valaus 選取default
將max neck length 改大一點 就能將那drc消除
net_physical_type的屬性主要是針對除了default之外的線去做定義
和properties裡面的MIN_LINE_WIDTH所不同的是
MIN_LINE_WIDTH會再assignment table裡面無法比對 因此會被列入default
是呀,我也是感觉这个设置太麻烦了,我原以为朋友们会有什么方便的设置方法,看来我写这一步的过程时,还是只有按书上的步骤去描述了,真烦哟,我现在是要懂不懂的,写的这个过程到时不知是否也能过关的做好完整的板子.
要懂不懂的?我也有同感,
主要是要得到不同区域不同线宽而已。如果只是一两根线,手动改一下就好了。
我现在写这个过程,到时都不知道描述对了没,真的是好烦.真想自己做一板子送洗,才知道会还是不会,还有其中的一些变量,我也不知道自己要去设那些,真是的,不知那位朋友是否能抽空描述一下,你们在做板子时,一般设了那些变量.在此先谢过了.
什么叫不同区域不同线宽呀
以下是引用viqkhn在2005-11-10 17:15:30的发言:
主要是要得到不同区域不同线宽而已。如果只是一两根线,手动改一下就好了。
有點明白了,多謝了viqkhn兄
還有一個很菜的問題想請教:在allegro中建好library后該怎樣把它加進去呢?
哈 哈 。...
線 寬 線 距 的 設 定 , 還 得 多 研 究 研 究 哦 。
為 什 麼 加 上 那 條 屬 性 ?
那 樣 你 走 線 也 方 便 。.
不 然 用 minline的 屬 性 去 做 , 就 是 對 整 條 線 的 。
在 bga裡 面 沒 空 間 看 你 怎 麼 走 。
那必须每一条线都要定属性对吗?
执行Setup/user Preferences,在Categories栏选Design-paths,在后的Psmpath中指定你所要载入的library路径.
以下是引用amydm在2005-11-14 8:33:27的发言:
执行Setup/user Preferences,在Categories栏选Design-paths,在后的Psmpath中指定你所要载入的library路径.
amydm,多謝了.
Cadence Allegro 培训套装,视频教学,直观易学
上一篇:丝印(AutoSilk)中的实体文字,我是这样弄的,有无更快捷的办法?
下一篇:allegro pcb design 添加 TOP PASTE