- 易迪拓培训,专注于微波、射频、天线设计工程师的培养
在14.2APD的使用里出现了一下问题
录入:edatop.com 点击:
在APD的使用里出现了一下问题,请高手指点一下。
1.在建器件PACKAGE时,设置了封装的高度。但是在自动批量键合时,无法选中PIN,但是单个引键合线就可以。我想在改变粉状封装后再重新同步,但是我的外引线是用ASSIGN NET方式定义的,在14.2里,一旦重新同步,自己指派的NET就全部消失了。有没有什么方法可以保留制指定的NET不被替换掉?
2.在以上问题没解决时,我在封装里删除了PACKAGE BOUNDARY,但是重新同步后,元件封装的高度属性还在,高度也没变,这是怎么回事呀?有解决的方法吗?
3.在布线时,我定义的通孔只能是连接两层的BB VIA,我定义的VIA是长方形的,是用AUTO方式定义的BB VIA,在布线时,通孔只能用成一个方向的,我又定义了另一个方向的VIA,而且设置布线方向是任意的,但在布线时,布线器只使用一个方向的VIA,怎么能让他两种VIA都能用?
4.在设计原理图时,一个网络名输入错了,因为重新同步,ASSIGN NET出的NET会消失,所以想在版图里直接改网络名字,怎么改呢?我改了PXNET.DAT里的网络名字。但是版图里没有体现出来。
急需指教!谢谢了
怎么没有人回应啊?
有没有APD使用手册啊?
Cadence Allegro 培训套装,视频教学,直观易学
上一篇:请哪位好心的大侠上传Cadence SPECCTRA Router v10.1.1!
下一篇:allegro元件建库问题?高手指点