- 易迪拓培训,专注于微波、射频、天线设计工程师的培养
ALLEGRO里面的哪些DRC可以忽略
录入:edatop.com 点击:
请教一个很弱的问题,ALLEGRO里面的哪些DRC可以忽略,我发现我布的板子里面好多DRC,大多是覆铜,可能是太近还是什么的,是不是有些只是加工时可能危险的警告,所以我想请教一下,哪些DRC是致命的,必须解决的,REPORT检查的时候必须检查的,无所谓的.比如像PADS里面的关于加工一类告警我们都是忽略的...
基本上,只要不符合設計要求的DRC,都要考慮進去,使DRC error數目為0.
可忽略的DRC有以下狀況:
1.機構圖定義的固定零件外型突出板外,產生K/C的狀態,還有pad離板邊太近或超出板外,產生K/L,
必須是有設定ROUTE KEEPOUT/IN 以及PACKAGE KEEP OUT/IN範圍才會有以上DRC.
2. 零件2lay,在同一個區域,選用2種零件part共用.比如同一個位置放5D與6D的電解電容,實際打件只會選一種包裝.會產生C/C的狀態.
只要是與電氣特性有關的DRC都必須修改,shape,cline,via,component package height area(零件高度要符合機構限高圖要求)
加油啦.
学习!
谢谢了不错,顶一下!感谢小编!
Cadence Allegro 培训套装,视频教学,直观易学
上一篇:求助,我的15.2 抓不了NC_DRILLLLEGEND
下一篇:Allegro敷铜的铜皮,为什么不能和相应的焊盘连接上?