- 易迪拓培训,专注于微波、射频、天线设计工程师的培养
混合集成电路的EMC设计(5)
录入:edatop.com 点击:
3.3.4时钟线路的布局
时钟电路在数字电路中占有重要地位,同时又是产生电磁辐射的主要来源。一个具有2ns上升沿的时钟信号辐射能量的频谱可达160MHz。因此设计好时钟电路是保证达到整个电路电磁兼容的关键。关于时钟电路的布局,有以下注意事项:
(1)不要采用菊花链结构传送时钟信号,而应采用星型结构,即所有的时钟负载直接与时钟功率驱动器相互连接。
(2)所有连接晶振输入/输出端的导带尽量短,以减少噪声干扰及分布电容对晶振的影响。
(3)晶振电容地线应使用尽量宽而短的导带连接至器件上;离晶振最近的数字地引脚,应尽量减少过孔。
4结束语
本文详细阐述了混合集成电路电磁干扰产生的原因,并结合混合集成电路的工艺特点提出了系统电磁兼容设计中应注意的问题和采取的具体措施,为提高混合集成电路的电磁兼容性奠定了基础。
一路看来。
Cadence Allegro 培训套装,视频教学,直观易学
上一篇:关于两层板处理的注意事项
下一篇:EDA技术进行数字电路设计(3)