- 易迪拓培训,专注于微波、射频、天线设计工程师的培养
L64724的卫星解码机顶盒设计(二)
4 L64714的应用说明L64724的工作参数有直流和交流以及电容等参数。在通常情况下,各参数都不能用到极限情况,否则可能导致芯片的永久损坏。L64724的重要工作参数如表2所列。表2 L64724的主要工作参数
符 号 | 参数说明 | 工作范围 |
VDD | 直流供给电压 | -0.3~+3.9V |
VIN | LVTTL输入电压(分H和L) | -1.0~VDD+0.3V |
IIN | 直流输入电流 | 10mA |
TSTG | 保存温度范围 | -40~+125℃ |
tCYCLE | OCLK和CLK的时钟周期 | 最小11.1ns |
Ts | 输入到CLK的建立时间 | 最小TBDns |
TH | 输入到CLK的保持时间 | 最小TBDns |
TOD | CLK输出延迟 | TBDns |
TRWH | 高复位脉宽 | 3个时钟周期 |
TWK | 叫醒时间 | 280个时钟周期 |
由于该芯片的参数要求较高,因此,建议用户将直流供电电压VDD设置在3.14~3.47V之间,工作温度TA范围为0~70℃,机箱温度Tc为0~85℃。在TA=25℃,VIN=3.3V,频率为1MHz时,最好使用5pF垢电容作为输入电容CIN和输出电容COUT。表3 参数配置
参 数 | 高速率数据 | 低速率数据 |
传输速率 | 42.6Mbps(21.3Mbaud) | 4.0Mbps(2.0Mbaud) |
ADC采样频率 | 50MHz | 23.75MHz |
晶振频率 | 15MHz | 15MHz |
ADC模拟输入 | 峰峰值为1.0V | 峰峰值为1.0V |
直流补偿控制 | 不用 | 不用 |
维特比码率 | 1/2 | 1/2 |
Eb/No | 4.0dB | 4.0dB |
模式 | DVB | DVB |
5 L64724的典型应用L64724的使用,首先必须注意其内部或外部的各种接口,包括信道接口、信道时钟接口、信道数据输出接口、PLL接口、A/D接口、AGC/时钟控制接口、微控制器接口、控制信号接口等。其中信道接口(channel interface)用于从卫星调谐电路接收输入信号,信道时钟用来标示数据时钟,为上升沿触发。信道数据输出接口是L64724送出数据的通路。在译码器机顶盒的实现电路中,该接口一般应连接到复用器的输入口。微控制器接口用于将芯片与微控制器相连。控制信号接口用来控制L64724的工作。L64724是一种可编程逻辑器件,我们可以通过对其接口和内部寄存器设置的改变来使其满足不同的需要。需时钟和输入数据是决定电路稳定性的关键。5.1 数据和时钟控制方案如图2所示,L64724中的输入时钟信号CLK可用来实现信道译码系统中的可能配置,它由外部晶振产生,同时由CLK通过内部锁相环PLL来产生采样时钟PCLK,以便用来驱动模数转换器(ADC)、解调器、前向纠错(FEC)等三个模块。PCLK最高可工作在90MHz左右。由晶振产生的CLK可作为PLL的基准时钟,一般在15~60MHz之间。控制时钟LCLK是PLL经CLK-DIV2分频得到的,即LCLK=CLK/CLK-DIV2。
射频工程师养成培训教程套装,助您快速成为一名优秀射频工程师...
天线设计工程师培训课程套装,资深专家授课,让天线设计不再难...
上一篇:MTK工程模式祥表
下一篇:联发科MTK平台发展及各芯片功能介绍